电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5383A-D07185-GMR

产品描述3-PLL NETWORK SYNCHRONIZER WITH
产品类别半导体    模拟混合信号IC   
文件大小918KB,共55页
制造商Silicon Laboratories Inc
下载文档 全文预览

SI5383A-D07185-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5383A-D07185-GMR - - 点击查看 点击购买

SI5383A-D07185-GMR概述

3-PLL NETWORK SYNCHRONIZER WITH

文档预览

下载PDF文档
Si5383/84 Rev D Data Sheet
Network Synchronizer Clocks Supporting 1 PPS to 750 MHz
Inputs
The Si5383/84 combines the industry’s smallest footprint and lowest power network syn-
chronizer clock with unmatched frequency synthesis flexibility and ultra-low jitter. The
Si5383/84 is ideally suited for wireless backhaul, IP radio, small and macro cell wireless
communications systems, and data center switches requiring both traditional and packet
based network synchronization.
The three independent DSPLLs are individually configurable as a SyncE PLL, IEEE 1588
DCO, or a general-purpose PLL for processor/FPGA clocking. The Si5383/84 can also
be used in legacy SETS systems needing Stratum 3/3E compliance. In addition, locking
to a 1 PPS input frequency is available on DSPLL D. The DCO mode provides precise
timing adjustment to 1 part per trillion (ppt). The unique design of the Si5383/84 allows
the device to accept a TCXO/OCXO reference with a wide frequency range, and the ref-
erence clock jitter does not degrade the output performance. The Si5383/84 is configura-
ble via a serial interface and programming the Si5383/84 is easy with ClockBuilder Pro
software. Factory pre-programmed devices are also available.
Applications
• Synchronous Ethernet (SyncE) ITU-T G.8262 EEC Option 1 & 2
• Telecom Grand Master Clock (T-GM) as defined by ITU-T G.8273.1
• Telecom Boundary Clock and Slave Clock (T-BC, T-TSC) as defined by ITU-T G.
8273.2
• IEEE 1588 (PTP) slave clock synchronization
• Stratum 3/3E, G.812, G.813, GR-1244, GR-253 network synchronization
• 1 Hz/1 PPS Clock Multiplier
XTAL
OCXO/
TCXO
XA REFb
OSC
REF
KEY FEATURES
• One or three independent DSPLLs in a
single monolithic IC supporting flexible
SyncE/IEEE 1588 and SETS architectures
• Input frequency range:
• External crystal: 25-54 MHz
• REF clock: 5-250 MHz
• Diff clock: 8 kHz - 750 MHz
• LVCMOS clock: 1 PPS, 8 kHz - 250
MHz
• Output frequency range:
• Differential: 1 PPS, 100 Hz - 718.5 MHz
• LVCMOS: 1 PPS, 100 Hz - 250 MHz
• Ultra-low jitter of less than 150 fs
XB
Si5383/84
IN4
IN3
DSPLL
D
Si5384
÷INT
÷INT
÷INT
÷INT
÷INT
÷INT
OUT0
OUT1
OUT2
OUT3
OUT4
OUT5
OUT6
IN1
IN0
÷FRAC
÷FRAC
I
2
C
FLASH
Control/
Status
DSPLL A
DSPLL C
÷INT
silabs.com
| Building a more connected world.
Si5383
IN2
÷FRAC
Rev. 1.0
HL7参考信息模型
HL7是一整套网络信息交换标准中的专门用于医疗卫生信息交换的标准.因为用户层是第七层通讯协议,所以叫HealthLevel 7.HL7主要是规定了当一个事件发生时,相应的信息应该用什么样的格式通知需要信 ......
charlie1982 医疗电子
2812烧写问题
各位高人大家好: 小弟一直使用JTAG方式烧写,现想使用其他更简单的方式i烧写,但由于硬件基本定型(使用CAN通信,无串口电路),不知道能不能用CAN实现烧写,查到有使用codeskin实现的,但不知 ......
motorzbc 微控制器 MCU
stm32 lcd19264驱动程序无法显示,背光亮了,但是文字没法显示
求问哪里出了问题,难道是我的硬件连接错了吗?求高手指正!!! #include "Lcd_Driver.h" #include "delay.h" //function all 函数定义========================= unsigned int Page; ......
cjiamoo stm32/stm8
F2132 外接石英晶振最大幅度有多少V
1、测量 MSP430F2132 外接晶振幅度时 发现 振动的幅度只有 200mV, 而MSP430F5342 的外接晶振 却能达600mV, 都设置到了最大驱动能力,都采用 12MHz圆柱石英晶振,两个脚上分别挂接22pF电容到地, ......
zwx 微控制器 MCU
什么是FPGA,FPGA都是做什么用的?
接触了一段时间FPGA。。 以前都是用的MCU。 刚开始感觉FPGA好高大上,可以直接硬件设计软件。 MCU主要是串行,FPGA主要是并行处理。 FPGA可以做好多东西,比如芯片的验证,硬件的解码 ......
574433742 FPGA/CPLD
有偿紧急求助加工
本帖最后由 -EVE- 于 2014-9-9 14:42 编辑 本人PCB白痴一枚,现求下面电路设计(求详细所需电子原件,总价格),并急需加工代理商。C:\Documents and Settings\Administrator\桌面\王建...
-EVE- 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1789  946  2623  1063  752  51  16  13  18  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved