电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CBC000282DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570CBC000282DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570CBC000282DGR - - 点击查看 点击购买

570CBC000282DGR概述

ANY, I2C PROGRAMMABLE XO

570CBC000282DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
ATMANAVR里怎么自定义寄存器名称,应当有一个头文件可以自动加载的吧?
我是新手,不会弄,请各位指教!...
sulaoshi 嵌入式系统
ise调用Modelsim无波形输且出死机。
ise调用Modelsim无波形输且出死机。安装后成功编译了各种库,而且也实现了它们的关联,第一次调用MOdelsim仿真时,一切正常。关机后,第二天再次调用时,Modelsim直接卡死没反应,重启电后可以 ......
kara890 FPGA/CPLD
单片机不能往里写程序了。
刚买的试验板外带两个STC89C51RC,往里写了好几个光盘带的实例,都可以。 但我写了一个,烧进去后,单片机里面面所有的引脚都和晶振一样来回变电压,二极管一块乱闪,数码管也是,继电器也不 ......
linguoxian 嵌入式系统
提问 + Freescale KL46的RTC怎么配置?
1,必须使用外部32K晶振吗? 2。如果使用16M晶振进行分频,该怎么配置呢? 我现在配置出来的RTC,要30多秒才能产生一次中断。谁能帮我看看怎么回事? /*enable the clock to SRTC modu ......
azhiking NXP MCU
连接器变脸-新兴市场引领互连方案发展
中心议题:面向应用的连接器何时起源最热的市场应用汽车连接器新发展PCB连接器:压接连接器技术优势连接器厂商提供背板总成的意义浏览连接器大厂Molex、FCI、ept和Harting在组织机构和产品布局 ......
Fireflye 综合技术交流
nrf24L01寄存器STATUS和FIFO_STATUS值不对啊,怎么办
我在设置 SPI_RW_Reg(WRITE_REG + EN_AA,0x00); //禁止通道0自动应答 SPI_RW_Reg(WRITE_REG + EN_RXADDR,0x00); // ......
jianhong0425 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2173  852  297  2337  2383  14  18  17  11  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved