电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CBC000237DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570CBC000237DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570CBC000237DGR - - 点击查看 点击购买

570CBC000237DGR概述

ANY, I2C PROGRAMMABLE XO

570CBC000237DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【EEWORLD第十九届社区明星人物】奉献九月明星人物大揭晓!
十一长假后,我们开工了!EEWORLD九月明星人物大揭晓!奉献九月,助人为快乐之本 贡献出你闲置的开发板、器件中获奖者:54552特别感谢fengzhang2002,因已评为十佳版主,不再重复评奖。常规奖项 ......
EEWORLD社区 为我们提建议&公告
ROS Melodic的网络控制
所要介绍的是有关ROS机器人的,不是软路由。这篇文章里的R不是Route,而是Robot的缩写。 ROS系统中一个非常重要的一个概念是节点。一个ROS机器人系统由众多节点构成,每个节点是独立的 ......
Jacktang 无线连接
MSP430单片机UCS时钟系统两个疑问,求助!
第一个疑问是UCS时钟系统中控制寄存器UCSCTL0中的MOD(7-3位)的功能在用户指南中没有讲清楚,而UCSCTL0中的DCO(12-8位)是把DCO连续频率范围31等分,如下图所示: data:image/png;base64,iVB ......
yaoquan5201314 微控制器 MCU
那个大佬帮个忙,推导一下这个公式的
有那个基本功可以的,帮我推导一下这个 公式的,我想看一下过程,我化简了半天,也化简不好。 508411 ...
sunboy25 模拟电子
请问ISEmap属性timing -driven是什么意思,如何使用
如题,请问在哪有这些属性的定义,我在software manual里找了半天没找到,谢谢...
sunjie19840522 FPGA/CPLD
为什么我的A/D驱动读出的数据都是一样的?
大家帮忙看一下,我的A/D驱动,使用中断方式,读出的数据没有变化,为什么? #include #include #include #include #include #include /* printk() */ #include /* kmal ......
yzy8212 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1414  1580  2071  1014  2649  7  28  24  15  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved