电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FCC001878DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FCC001878DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570FCC001878DGR - - 点击查看 点击购买

570FCC001878DGR概述

ANY, I2C PROGRAMMABLE XO

570FCC001878DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【MPS商城钜惠体验季】开箱
快递到了,还挺快的,买了两个模块,包装很精美,像个工艺品,一睹为快 666219 666221 666220 666222 666223 666224 ...
zhengyad 开关电源学习小组
PADS9.5入门学习资料
哪位有PADS9.5的学习资料,这个工具真心不理解,干各种事情用专门的软件,DxDesigner Symbol Editor这都找不到软件图标。哪位好心人给指点下。 ...
呜呼哀哉 PCB设计
【回顾2022展望2023】高效工作,健康生活
●你的2022年是如何度过的? 1、22年考了健康管理师,疫情都三年了有必要注重健康这方面的知识; 2、3月份转去做FPGA了,公司没有专门做这个的,目前都是自己踩坑,目前情况还好。 ● ......
1nnocent 聊聊、笑笑、闹闹
国内操作系统现状
论坛看看,随手翻出来很多十多年前的帖子,一看很多日期2008,2000几的,不禁让人心惊胆颤,背景都能奏起国歌:这么冷清的专业论坛,是行业不景气还是为啥呢? ...
一技之长保生存 聊聊、笑笑、闹闹
FPGA 学习开发板
本帖最后由 Fred_1977 于 2022-12-20 16:09 编辑 说实在的,学FPGA的时候真的是爱好,因为我本身就是做硬件开发设计的; FPGA功能确认很强大,所以就想试着自已做一块开发板出来,如果买的 ......
Fred_1977 FPGA/CPLD
[ ST NUCLEO-U575ZI-Q 测评] HAL移植U8G2
原来在arduino上使用了u8g2.今天偿试用stm32cubeIde进行移植。 一、用stm32cubeIDE进行配置i2c: 666255 这次用到的为PB8-SCL、PB9-SDA,在管脚上配置好: 666256 保存生成工程文件 ......
lugl4313820 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2909  1134  2473  1297  2319  39  56  10  31  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved