电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BD148M500DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BD148M500DG在线购买

供应商 器件名称 价格 最低购买 库存  
590BD148M500DG - - 点击查看 点击购买

590BD148M500DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BD148M500DG规格参数

参数名称属性值
类型XO(标准)
频率148.5MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
中国与日本德国最可怕的差距!!! (ZZ)
http://analytics.eefocus.com/ad/571_2_101326_2.html?url=http%3A%2F%2Fwww.eefocus.com%2Fimages%2Fpic%2Fvishay_150300.gif%20 当我和厂里的师傅们在为了使数控机床提高一级精度而不分白 ......
水牛 机器人开发
Mouser(贸泽电子)初体验,晒单&评测均有礼!【晒单还有名额】
活动详情>>Mouser(贸泽电子)初体验,晒单有惊喜! 活动日期:即日起——2016年5月8日 235842 新用户在Mouser上首次购买任何产品跟帖晒单,前30名网友即可获得订单总价“五折”E金币(20 ......
EEWORLD社区 综合技术交流
求电动自行车的5根线的DC-DC转换器原理图
今天找修车的老板要了一个坏的48-12V的DC_DC转换器,老板好说话,不要钱送了一个。回来一看,5根单独线的,除了输入输出公用地三根线,还有两根线,好像分别接电门开关和转把线。现求这种转换器 ......
wangfuchong 电源技术
分享:bq27441 充满后静置很久 FC不置1的解决
本帖最后由 qwqwqw2088 于 2018-11-9 08:54 编辑 问题描述:1.bq27441 充满后静置很久 FC不置1的解决2. 将电池放空,空置,RUP_DIS置0 VOK置1 3.设置的参数见图,图中红笔圈起的这些是 ......
qwqwqw2088 模拟与混合信号
Altium软件中检查线间距时差分间距报错的处理方法
为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行一次规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满 ......
qwqwqw2088 PCB设计
请问大哥们有没有关于pcb设计类的论文啊
本帖最后由 paulhyde 于 2014-9-15 09:45 编辑 请问大哥们有没有关于pcb设计类的论文啊,正在搞论文,不晓得做啥 ...
xiaxiping 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1791  88  1513  2468  1795  32  48  9  54  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved