电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFA49.152/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACFA49.152/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFA49.152/19.440规格参数

参数名称属性值
包装说明DIP-16
Reach Compliance Codecompli
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
女性求职巧妙对应敏感话题
用人单位在考虑聘用女职员时,常担心婚姻和家庭会影响工作,所以面试时往往提出许多相关的问题。因此,能否回答好这些问题,关系到求职是否成功。现向准备求职的女性推荐几种应答方法。 (1 ......
eeleader 工作这点儿事
高质量代码精品资源推荐(八)---重构——改善既有代码的设计
重构——改善既有代码的设计 书中说过重构的思想由来已久,只不过没人写成书籍罢了。   个人感觉如果你看完这本书只看到了思想,那你就错过了很多有价值的东西。小步骤的重构,如何最 ......
tiankai001 下载中心专版
【设计工具】Xilinx DCM 使用
Xilinx DCM 使用 目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求, ......
sdjntl FPGA/CPLD
电瓶放电容量检测仪/电池分析仪(原理图+源代码)
电瓶是电动车的能量来源,直接关系到电动车性能的好坏,是电动车最容易损坏的部件,直接关系到电动车的经济成本,在一定周期内对电瓶的容量检测,能及时了解电瓶性能及发现个别电池容量的不足 ......
cardin6 创意市集
如何解决触摸屏每次开机都需要校准的问题
目前触摸屏每次开机都需要校准,按说应该第一次烧写系统的时候需要校准,以后就不需要了 请问如何解决? 目前我的想法是做一个应用程序,在注册表里进行设置,开机的时候自动启动改程序,然后 ......
panama 嵌入式系统
C2000 按键中断 抖动
新手刚开始学c2000 launchpad,设置了S3-GPIO12的按键中断程序,不过开始运行时发现没有按键也会进入中断。而运行几秒钟后就会变好。请问这是什么问题,程序如下: 中断函数: interrupt void ......
nemo1991 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2716  40  1331  1154  842  55  1  27  24  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved