电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAA001277DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FAA001277DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570FAA001277DGR - - 点击查看 点击购买

570FAA001277DGR概述

ANY, I2C PROGRAMMABLE XO

570FAA001277DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
如何访问笔记本上摄像头的数据
我想访问一自己笔记本上的摄像头的图像数据,如RGB值,用来做图像处理的的一些研究。但是不知道怎么样才能访问到这些数据,也不知道哪里有有相关的借口函数。请各位高手帮帮小弟。...
hzhanhai 嵌入式系统
请问:这些宏定义的根据是什么?看了一下数据手册,不明白.
/*RCCFlag*/#defineRCC_FLAG_HSIRDY((u8)0x20)#defineRCC_FLAG_HSERDY((u8)0x31)#defineRCC_FLAG_PLLRDY((u8)0x39)#defineRCC_FLAG_LSERDY((u8)0x41)#defineRCC_FLAG_LSIRDY((u8)0x61)#def ......
yaowenqiang stm32/stm8
430单片机做ADC,单通道测量只有通道0是OK的,其它通道都不准,是什么问题
RT:430单片机做ADC,单通道测量只有通道0是OK的,其它通道都不准,是什么问题 真是头疼啊,只有通道0准确,单独测量其它任何一路都不准确,啥问题呢 ...
qq4988 微控制器 MCU
发送彩信问题
各位好,我现在用HTTP1.1协议发送彩信,只要组合一个HTTP报头和MMS PDU就可以了。但是现在HTTP的报头发出总是回复400错误,不加Content-Length的话就返回200OK。哪里的问题?头如下: POST ......
HHY55 嵌入式系统
万恶的FSMC驱动液晶(ILI9341控制器) 详祥祥详祥祥解
万恶的FSMC驱动液晶(ILI9341控制器) 详祥祥详祥祥解 野火奉献...
wangbin65530 stm32/stm8
project navigator 窗口
project navigator 窗口不小心被我搞成浮动的了,强迫症接受不了,但又不知道怎么改回去,急求懂得教我怎么把它设置城初始的固定在左上角的状态,急急急急急急啊!{:1_85:}...
zhenpeng25 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2536  2878  1186  143  1594  9  19  15  51  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved