电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AC312M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AC312M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591AC312M500DGR - - 点击查看 点击购买

591AC312M500DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591AC312M500DGR规格参数

参数名称属性值
类型XO(标准)
频率312.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
Altium Designer 电路板设计教程超级详细
超级详细的Altium Designer 电路板设计教程 303872 303870 ...
Aguilera PCB设计
DSP-起始篇
数字信号处理(Digital Signal Processing,简称DSP)是一门涉及许多学科而又广泛应用于许多领域的新兴学科。20世纪60年代以来,随着计算机和信息技术的飞速发展,数字信号处理技术应运而生并得 ......
bolibo123 DSP 与 ARM 处理器
请教:带 SPI 的 MCU 和 带 SPI 的 Flash 到底怎么连接,谢谢!
大哥,您好! 想您请教一个 MCU 引脚和 flash 引脚相连的问题,好吗? 谢谢! 请教: 芯片手册原文: 20.1.4 从选择(NSS) 从选择(NSS)信号的功能取决于SPI0CN寄存器中NSSMD1和NSSMD ......
gushifu 嵌入式系统
求助如何将git版本库中分离某模块用法
本帖最后由 lzwml 于 2015-12-25 18:33 编辑 有一个工程A经过一年的开发已经稳定,该工程一直采用git做版本控制,拥有版本库A。工程A中有若干模块mod1,mod2,mod3等。 现在想将工程A中的mo ......
lzwml Linux开发
传感器恒流输入、恒压输入的区别
各位坛友,为什么有的传感器需要恒压输入,有的却需要恒流输入,这里面的原因是什么啊?知道的坛友能否详细说明一下,谢谢了! ...
密斯特胡 MEMS传感器
新手请教
请教高手我大专是念电子专业的,但是那时候几乎都没念,现在重新开始念算新手了请问要买哪些书研究呢,我大专念下来基本只知道些流程其他的都是混下来的,请教要念哪些书才有作用呢,我想去买谢 ......
古罗马 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1153  2102  1438  244  1452  1  30  57  28  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved