电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA265M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA265M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530FA265M000DGR - - 点击查看 点击购买

530FA265M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530FA265M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率265 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率98 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
谐波治理方法
1、增大供电系统对谐波的承受能力;提高系统的短路容量;采用较高电压供电。 2、减小谐波发生量:增加整流装置的脉动数、增大换向电抗、改善触发对称度;同类型非线性负荷尽量集中供电,利用谐 ......
eeleader 工业自动化与控制
准备做个FPGA开发板,请大伙给点建议
准备做个FPGA开发板,不要求系统有多么庞大,能入门并做一些必要的实验就行。 初步设想使用EP2C8Q208再配以其它外围,如LED数码管、LCD等。 主要元件成本: EP2C8Q208 56元(淘宝价) ......
dontium FPGA/CPLD
st2.0的库怎样转ST3.0
新下的ST3.0的库,不知怎样从st2.0的库转为ST3.0,请版主指教...
horse.wang stm32/stm8
金属封装外壳及材料应用
这个论坛很不错,分类很多,但是可以加一些更细分的行业板块。这里有没有对金属封装和材料感兴趣的朋友,一起讨论下。:)...
海阔天空5268 DIY/开源硬件专区
水一帖充电宝(主要以介绍为主)
前几天开发板置换群大家讨论了一下充电宝,见大家这么有热情,我正好又做过配件批发,我今天正好有空,把手头上的资源整理了一下,和大家分享一下,写得不好还请大家海涵。 首先给大家介绍品牌 ......
zike413032825 消费电子
学习单片机,什么书好?
学习单片机编程思想用哪本教科书好点? 我汇编语言和C语言都还算过的去``` 就是对于硬件接口编程控制不明白 51就行...
allanfy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1219  1990  2010  608  2813  30  36  49  31  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved