电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AEA000107DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AEA000107DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AEA000107DG - - 点击查看 点击购买

571AEA000107DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AEA000107DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
积分、威望金钱是怎么计算的???
亲善大使给大家介绍一下啊!...
歹匕示申 为我们提建议&公告
stm107疑似重大BUG
今天做串口DMA的测试,用DMA1的channle4和channle5对串口1进行收、发测试。发现只要是出现收发同时发生时,发送就会出错。 也就是说DMA的各个通道不能同时使用。唉,这样的话STM的串口的 ......
video_wang stm32/stm8
单电源运放应用图集
单电源运放应用图集,包括放大器,和各种滤波器的设计。其中公式中的p应该是π 两个附件一样,请大家下载5芯片币的那个 本帖最后由 xuwq2 于 2009-6-26 20:07 编辑 ]...
xuwq2 模拟电子
电话线防盗报警.计算
请各位帮我讲讲它的计算公式是怎么样的.谢谢!还有就是跟这个网站里面的.比较一下. 说一个优缺点.https://bbs.eeworld.com.cn/38269/ShowPost.aspx 当电话外线正常时,电话线路上有48-60V直流电 ......
chenwnchan 模拟电子
从SD卡读取的数据错误
请教大家一个问题: 平台ARM9+WinCE5.0,使用90多张不同品牌不同大小的卡来做测试,其中有一张Nokia 2G的卡在读取某个文件的时候,有些时候数据是正确的,有些时候数据是错误的。 该文件有1. ......
congyue 嵌入式系统
过几天回去看高中老师,作点什么送给老师呢?
想自己做点小的东西,向老师汇报一下大学所学。大家帮忙想想点子。...
huang91 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1003  1558  1145  2267  2518  49  46  19  44  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved