电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BMA000112DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BMA000112DG在线购买

供应商 器件名称 价格 最低购买 库存  
571BMA000112DG - - 点击查看 点击购买

571BMA000112DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BMA000112DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
中断程序操作I2C问题
在一中断程序中,调用I2C接口 DeviceIoControl();在I2C驱动中打印总线读出的值都是正确的,为啥中断中返回值不对?? 还请各位帮忙 ,谢谢 !! 。。。。。。。。。。。。。。。。。。。。 ......
morse 嵌入式系统
linux下C编程之文件流操作的错误处理的问题
我学习linux编程,程序如下: #include #include #include #include #include int main(){ FILE *fp=fopen("lhz.h","r"); fp=NULL; if(fp!=NULL){ while( ......
chenbingjy Linux开发
超宽带安全吗?
在分析 UWB 技术的安全性时,有多个方面需要讨论。首先UWB脉冲的功率是1/10000-1/100000,然后是手机发出的信号的功率,所以大家都可以放心使用。 UWB 能够以任何其他无线技术无法比拟的精度 ......
btty038 无线连接
ti c2000的编程疑问
现在想学习TI c2000的单片机,在看2812的例程的时候有个疑问。头文件里面声明了一些寄存器结构,但是没有看到把这些寄存器变量跟寄存器物理地址对应关联的文件。我的疑问是如果不把这些变量和相 ......
elvike DSP 与 ARM 处理器
可不可以提供这样的开发板?
只要有一小块PCB,在PCB上焊有STM32的MCU加晶振,连好JTAG的引脚到JTAG座上,引出所有的MCU脚。俺看到很多新的MCU都想试一试它的功能,只是一看到那些学习板上的外围就烦。...
w19864h stm32/stm8
USB 3.1 、USB Type-C 你需要知道的几点
很少有一种技术或标准能像通用串行总线(Universal Serial Bus)那样无处不在,没错,它就是我们所熟悉的 USB 。在接近 20 年的时间里,USB 始终承担着伟大的作用,帮我们不停的传输数据和电量 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1359  2639  873  2229  460  9  2  12  24  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved