电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB446M000BGR

产品描述LVPECL Output Clock Oscillator, 446MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB446M000BGR概述

LVPECL Output Clock Oscillator, 446MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB446M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率446 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
转发:悲剧了,碰撞实测,偶滴550有些弱
听人劝吃饱饭,但有时,听人劝也可能受伤害。拿买车这件事来说,就是听别人的买了荣威550,在发生故事的瞬间,我除了气愤之外,还在想,这哥们是故意害我,还是有了荣威的股份?实在是太阳。 ......
西北狼狼王 汽车电子
250米2.4G车模高频头
最新推出2.4G 车模高频头,可兼容两通,三通,250米不掉数据,发射功耗:+20DBm/55mA, 欢迎新老客户订购,量大价优,全程提供技术支持 我们致力于将先进的无线技术集成于您的产品中,使 ......
module007 无线连接
【注目】我觉得电子设计大赛最应该注意的
本帖最后由 paulhyde 于 2014-9-15 08:53 编辑 就是评分标准! 正弦信号发生器(A题) 一、任务 设计制作一个正弦信号发生器。 二、要求 1、基本要求 (1)正弦波输出频率范围:1kHz~ ......
小人物 电子竞赛
Atmega8没有PC7端口,如果写PORTC=0xff命令,会是什么结果
写程序时无法避免这样的写法。那么最高位的'1'会去哪里?会不会写进其他寄存器而导致程序运行出错?...
天涯海角sr Microchip MCU
[博客转载]TMS320F28027之ADC
http://blog.csdn.net/w471176877/article/details/8049697 TMS320F28027之ADC参考文档SPRUGE5FTMS320F28027的ADC功能:1.12位双采样保持电路。2.同时采样和序列采样方式。3.全范围 ......
dontium 微控制器 MCU
vxworks操作系统下,如何创建文件夹?
如题,我使用system函数,发现不能创建文件夹,坛友们,你们知道怎么创建吗? ...
newnew0601 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2786  1470  476  2615  1527  36  37  47  33  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved