电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC38ADB,118

产品描述IC GATE NAND 4CH 2-INP 14SSOP
产品类别逻辑    逻辑   
文件大小270KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC38ADB,118概述

IC GATE NAND 4CH 2-INP 14SSOP

74LVC38ADB,118规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SSOP1
包装说明SSOP, SSOP14,.3
针数14
制造商包装代码SOT337-1
Reach Compliance Codecompliant
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度6.2 mm
逻辑集成电路类型NAND GATE
最大I(ol)0.024 A
湿度敏感等级1
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出特性OPEN-DRAIN
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP14,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup4.5 ns
传播延迟(tpd)5 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)2.7 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度5.3 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC38A
Quad 2-input NAND gate; open-drain
Rev. 4 — 4 November 2011
Product data sheet
1. General description
The 74LVC38A provides four 2-input NAND functions. The outputs are open-drain and
can be connected to other open-drain outputs to implement active-LOW wired-OR or
active-HIGH wired-AND functions.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of these
devices as translators in mixed 3.3 V and 5 V applications.
2. Features and benefits
5 V tolerant inputs for interfacing with 5 V logic
Wide supply voltage range from 1.2 V to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Open-drain outputs
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V
JESD8-5A (2.3 V to 2.7 V
JESD8-C/JESD36 (2.7 V to 3.6 V
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LVC38AD
74LVC38ADB
74LVC38APW
74LVC38ABQ
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1
SOT762-1
Type number
DHVQFN14 plastic dual in-line compatible thermal enhanced very
thin quad flat package; no leads; 14 terminals;
body 2.5
3
0.85 mm

74LVC38ADB,118相似产品对比

74LVC38ADB,118 74LVC38APW,118 74LVC38AD,118 74LVC38ADB,112 74LVC38ABQ,115 935275105115 935271445112 935271445118
描述 IC GATE NAND 4CH 2-INP 14SSOP IC GATE NAND 4CH 2-INP 14TSSOP IC GATE NAND OD 4CH 2-INP 14SO IC GATE NAND 4CH 2-INP 14SSOP IC GATE NAND 4CH 2-INP 14DHVQFN LVC/LCX/Z SERIES, QUAD 2-INPUT NAND GATE, PQCC14, 2.50 X 3 MM, 0.85 MM HEIGHT, PLASTIC, MO-241, SOT-762-1, DHVQFN-14 LVC/LCX/Z SERIES, QUAD 2-INPUT NAND GATE, PDSO14, 4.40 MM, PLASTIC, MO-153, SOT-402-1, TSSOP-14 LVC/LCX/Z SERIES, QUAD 2-INPUT NAND GATE, PDSO14, 4.40 MM, PLASTIC, MO-153, SOT-402-1, TSSOP-14
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
包装说明 SSOP, SSOP14,.3 TSSOP, TSSOP14,.25 SOP, SOP14,.25 5.30 MM, PLASTIC, MO-150, SOT-337-1, SSOP-14 HVQCCN, LCC14,.1X.12,20 HVQCCN, 4.40 MM, PLASTIC, MO-153, SOT-402-1, TSSOP-14 TSSOP,
Reach Compliance Code compliant compliant compliant compliant compliant unknown unknown unknown
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PQCC-N14 R-PQCC-N14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 e4 e4 e4 e4 e4 e4 e4 e4
长度 6.2 mm 5 mm 8.65 mm 6.2 mm 3 mm 3 mm 5 mm 5 mm
逻辑集成电路类型 NAND GATE NAND GATE NAND GATE NAND GATE NAND GATE NAND GATE NAND GATE NAND GATE
功能数量 4 4 4 4 4 4 4 4
输入次数 2 2 2 2 2 2 2 2
端子数量 14 14 14 14 14 14 14 14
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
输出特性 OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP TSSOP SOP SSOP HVQCCN HVQCCN TSSOP TSSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd) 5 ns 5 ns 5 ns 5 ns 5 ns 5 ns 5 ns 5 ns
座面最大高度 2 mm 1.1 mm 1.75 mm 2 mm 1 mm 1 mm 1.1 mm 1.1 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V
标称供电电压 (Vsup) 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V
表面贴装 YES YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au) NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD
端子形式 GULL WING GULL WING GULL WING GULL WING NO LEAD NO LEAD GULL WING GULL WING
端子节距 0.65 mm 0.65 mm 1.27 mm 0.65 mm 0.5 mm 0.5 mm 0.65 mm 0.65 mm
端子位置 DUAL DUAL DUAL DUAL QUAD QUAD DUAL DUAL
宽度 5.3 mm 4.4 mm 3.9 mm 5.3 mm 2.5 mm 2.5 mm 4.4 mm 4.4 mm
Brand Name NXP Semiconductor NXP Semiconductor NXP Semiconductor NXP Semiconductor NXP Semiconductor - - -
是否Rohs认证 符合 符合 符合 符合 符合 - - -
零件包装代码 SSOP1 TSSOP SOIC SSOP1 QFN - - -
针数 14 14 14 14 14 - - -
制造商包装代码 SOT337-1 SOT402-1 SOT108-1 SOT337-1 SOT762-1 - - -
最大I(ol) 0.024 A 0.024 A 0.024 A 0.024 A 0.024 A - - -
湿度敏感等级 1 1 1 1 1 - - -
封装等效代码 SSOP14,.3 TSSOP14,.25 SOP14,.25 SSOP14,.3 LCC14,.1X.12,20 - - -
包装方法 TAPE AND REEL TAPE AND REEL TAPE AND REEL BULK PACK TAPE AND REEL - - -
峰值回流温度(摄氏度) 260 260 260 260 260 - - -
电源 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V - - -
Prop。Delay @ Nom-Sup 4.5 ns 4.5 ns 4.5 ns 4.5 ns 4.5 ns - - -
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified - - -
施密特触发器 NO NO NO NO NO - - -
处于峰值回流温度下的最长时间 30 30 30 30 30 - - -
Base Number Matches 1 1 1 1 1 1 - -
做A题的大侠们进来看看! _ !
本帖最后由 paulhyde 于 2014-9-15 09:07 编辑 大家在DC-AC变换电路中用的什么型号的功率MOS管和二极管,用哪种方法比较容易实现,SPWM调制怎么样 ...
qsw 电子竞赛
声卡和Matlab的虚拟信号发生器的工作原理
声卡从话筒中获取声音模拟信号,通过模数转换器(ADC),将声波振幅信号采样转换成一串数字信号,存储到计算机中。重放时,这些数字信号送到数模转换器(DAC),以同样的采样速度还原为模拟波形,放 ......
Jacktang 模拟与混合信号
请大家帮忙看一下
请大家帮忙看一下这个图上的几个标识是什么意思啊?...
songbo 单片机
大神,我跑msp432 的例程,单步运行没问题,但是全速运行就死了。。请问怎么解决呢?
大神,我跑msp432 的例程,单步运行没问题,但是全速运行就死了。加了延时也没用啊。请问怎么解决呢? ...
335340679 微控制器 MCU
【转】降低印制电路制作成本的有效措施
作为降低刚性多层印制线路板制作成本的措施,可以从印制线路板的种类、尺寸、加工工艺和材料等多种角度着手。 一、印制线路板尺寸设计的对成本的影晌 原始尺寸的敷铜板尺寸过大,加工起 ......
okhxyyo PCB设计
基于DVP-M的LCD TV系统
基于DVP-M的LCD TV系统 引言 随着数字技术的发展,LCD TV(液晶电视)相关技术也取得了快速的进步。 本文以基于DVP-M 的LCD TV方案为例,从硬件和软件两个方面介绍了LCD TV的系统结构。 DVP-M ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1400  2369  2725  643  2187  55  30  44  25  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved