电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CPPC4LZ-A5BR-FREQ2TS

产品描述CMOS Output Clock Oscillator, 40MHz Min, 100MHz Max, DIP-8/4
产品类别振荡器   
文件大小3MB,共5页
制造商Cardinal Components
标准  
下载文档 详细参数 全文预览

CPPC4LZ-A5BR-FREQ2TS概述

CMOS Output Clock Oscillator, 40MHz Min, 100MHz Max, DIP-8/4

CPPC4LZ-A5BR-FREQ2TS规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Cardinal Components
Reach Compliance Codecompliant
Is SamacsysN
其他特性TRI-STATE OUTPUT; TUBE, TAPE AND REEL
最长下降时间4 ns
频率调整-机械NO
频率稳定性25%
JESD-609代码e3
制造商序列号CPP
安装特点THROUGH HOLE MOUNT
最大工作频率100 MHz
最小工作频率40 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸13.2mm x 13.2mm x 5.6mm
最长上升时间4 ns
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装NO
最大对称度60/40 %
端子面层Matte Tin (Sn) - with Nickel (Ni) barrier
Base Number Matches1

文档预览

下载PDF文档
CARDINAL
COMPONENTS
CARDINAL
COMPONENTS
Field Programmable Blank Oscillator
instrument within seconds
Can be programmed twice
Standard Package Options
Programmed with the PG-3000, PG-3100 field oscillator programming
Series CPP
Part Numbering Example: CPP C 1 L Z - A5 B6 - XX.XXXX TS
CPP
C
1
L
VOLTAGE
Z
A5
B6
XX.XXXX
TS
SERIES OUTPUT PACKAGE STYLE
CPP C = CMOS 1 = Full Size
T = TTL 4 = Half Size
5 = 3.2X5 Ceramic
7 = 5X7 Ceramic
8 = PLASTIC SMD
8B = PLASTIC SMD
ADDED FEATURES
OPERATING TEMP.
FREQUENCY TRI-STATE
STABILITY
Blank = 0°C +70°C B6 = ±100 ppm 0.500 ~133.000 TS = Tri-State
Blank = 5V Blank = Bulk
MHz
= Tube
A5
= -20°C +70°C BP = ±50 ppm
PD=PowerDwn
L = 3.3 V T
BR =
+25 ppm
Z
= Tape and Reel A7
= -40°C +85°C
R = 2.7 V
Specifications:
Description
Frequency Range:
Programmable to Any Discrete
Frequency
Available Stability Options:
Min
0.5
Typ
Max
133.000
Unit
MHz
-100
-50
-25
4.5
3.0
0
-20
-40
-55
5.0
3.3
100
50
25
5.5
3.6
+70
+70
+85
+125
±5
ppm
ppm
ppm
V
V
°C
°C
°C
°C
Programmable Supply Voltage:
(1–133 MHz)
(1–100 MHz)
Operating Temperature
Range Options:
Storage Temperature:
Aging (PPM/Year)
Ta=25C, Vdd=5/3.3V
Programmable Output Level:
Packaging:
TTL/CMOS
Tape and Reel (1K per Reel)
Tube
Operating Conditions:
Description
Vdd
C
TTL
Supply Voltage
Max Capacitive Load on outputs for TTL levels
4.5V–5.5V Vdd < 40 MH
Z
4.5V–5.5V Vdd > 40–133 MH
Z
Max Capacitive Load on outputs for CMOS levels
4.5V–5.5V Vdd, < 66 MHz
4.5V–5.5V Vdd, >66–133 MHz
3.0V–3.6V Vdd, < 40 MHz
3.0V–3.6V Vdd, >40–100 MHz
Min
3.0
Max
5.5
50
25
50
25
30
15
Unit
V
pF
pF
pF
pF
pF
pF
C
CMOS
Cardinal Components, Inc., 155 Rt. 46 W, Wayne, NJ. 07470 TEL: (973)785-1333 FAX: (973)785-0053
http://www.cardinalxtal.com
E-Mail: sales@cardinalxtal.com
122805-REV. 2.3
Specifications subject to change without notice. Check website for latest updates
.
cube suite+ 下载不了程序
小弟我用cubesuite+往R7F0C809板子上下载官网的程序,但是始终都不好使。遂来求助个位大神,帮帮小弟吧!!:Sad:错误是这样的:以前遇到的错误是:cannot run debugger and a utility at the sa ......
佳佳0227洋洋 瑞萨MCU/MPU
如何报考电子工程师?
网上搜索了下,只有报考电气工程师,没有电子工程师,不知道电子工程师在哪可以报考的?...
MD2010 工作这点儿事
ESP8266远程LED灯带亮度调节,ADC灯带电流检测
ESP8266远程LED灯带亮度调节,ADC灯带电流检测 ...
HSGhxq 创意市集
一侧通入直流电,ad7401A的输出是为什么占空比不恒定,而且与时钟频率不同
一侧通入直流电,ad7401A的输出是为什么占空比不恒定,而且与时钟频率不同 ...
dsp爱好者 ADI 工业技术
【 信号处理】FPGA与DSP信号处理系统的散热设计
随着系统性能的不断提升,系统功耗也随之增大,如何对系统进行有效的散热,控制系统温度满足芯片的正常工作条件变成了一个十分棘手的问题。通常使用风冷技术对系统进行散热。采用风冷技术时要重 ......
hangsky FPGA/CPLD
有人用示波器测试过波特率吗?逻辑分析仪才可以测试的吧。。。
有人用示波器测试过波特率吗?逻辑分析仪才可以测试的吧。。。 ...
QWE4562009 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1922  1745  955  408  2469  36  3  40  39  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved