电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BCB000163DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BCB000163DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BCB000163DGR - - 点击查看 点击购买

571BCB000163DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BCB000163DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
绝对牵引范围(APR)±150ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
V853 替换开机启动LOGO
# 概述 主要描述了 V853 如何替换开机启动LOGO # 环境 软件:V853 Tina 5.0 SDK 硬件:全志V853开发板 # 具体步骤 首先我们看一下未替换的启动log界面如下: !(https://im ......
aleksib 国产芯片交流
各位大哥 高手 帮帮忙
module flash_mod(clk,rst,LED_OUT); input clk; inout rst; output LED_OUT; //----------------------// reg cnt; reg led_out; parameter T50ms=20'd999_999; //------------------ ......
xander_wang FPGA/CPLD
nodemcu esp8266开发板 驱动舵机不转的问题
本帖最后由 xiguabuda 于 2022-3-11 22:59 编辑 新接触这一块,在使用开发板,使用MicroPython驱动舵机,没有用反应,请各位帮忙看一下是哪里错了。 我参考的资料是是这里的: htt ......
xiguabuda MicroPython开源版块
mentor 使用问题
各位大神,安装Mentor DC7.9.2后出现Capture Design调用元件库时,显示不出来,元件库可以单独打开,是不是软件安装有什么问题? ...
随风飘啊 PCB设计
请教中断响应速度的问题
大家好,近来一直在忙WM的项目,很久没有上线了。今天遇到个问题,特来请教大家,希望大家不吝指教! 我们在使用中断的时候,通常会分成如下几步: 1,requestIRQ,将硬件中断和event、sysint ......
huzhiming 嵌入式系统
LM2576输出电流问题
各位大虾: 请教一个问题,我在使用LM2576S-5.0做个稳压时,为什么输出电流不够3A,只有50MA?请指教!电路图附后...
fy_1970 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1921  2400  781  1366  52  21  45  56  31  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved