电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BCB000106DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BCB000106DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BCB000106DGR - - 点击查看 点击购买

571BCB000106DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BCB000106DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
绝对牵引范围(APR)±150ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
AT89C2051驱动步进电机的电路和源码
56600 stepper.c stepper.hex /* * STEPPER.C * sweeping stepper's rotor cw and cww 400 steps * Copyright (c) 1999 by W.Sirichote */ #include c:\mc51\8051io.h /* include i/o header ......
SuperStar515 51单片机
LoRa Wireless物联网无线技术频段划分
无线通信技术都需要借助一定的频段才能通信,正如汽车需要道路行驶一样。在物联网的应用中,不同的国家或地区无线技术使用的频率也是不同的。为适应物联网的发展,各国或地区为物联网应用提供了 ......
Jacktang 无线连接
DSP紧急求助,与定点浮点转换有关
使用的是TI的DSP,在使用TI的函数库的时候,函数输入值有这种标示: (UQ8.0) (UQ16.0) (SQ31.0) (SQ4.11)等等 我知道应该是跟定点浮点的转换有关,但不知道具体含义,有人懂没?帮忙讲 ......
一个小白 DSP 与 ARM 处理器
【SAMR21新玩法】18. python开发软件
在python下开发,严格来说不需要特别的软件,用文本编辑器写代码,然后复制到开发板的磁盘,复位后就可以运行。但是一个好的工具可以实现查找错误,代码提示,显示数据,文件同步等功能,可以提 ......
dcexpert MicroPython开源版块
FFT_IP核函数的使用---V2.1.0IP核说明
一. V2.1.0版本的基本性能特点: (1) 采用基-4算法和基-4/2混合基算法;采用频域抽取方式(DIF)的FFT算法; (2) 输入数据采用定点方式输入(输入数据为real、imag ,但没有expon ......
白丁 FPGA/CPLD
有了.NET Micro Framework , .NET Compact Framework 现在还有用吗?
有了.NET Micro Framework , .NET Compact Framework 现在还有用吗? ...
donny_y 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 712  946  1846  1423  60  46  9  29  50  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved