电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC4370CDE#PBF

产品描述IC OR CTRLR LOAD SHARE 16DFN
产品类别半导体    电源管理   
文件大小136KB,共6页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
标准
下载文档 详细参数 选型对比 全文预览

LTC4370CDE#PBF概述

IC OR CTRLR LOAD SHARE 16DFN

LTC4370CDE#PBF规格参数

参数名称属性值
类型均流控制器
FET 类型N 沟道
比率 - 输入:输出2:1
内部开关
延迟时间 - 开启400ns
延迟时间 - 关闭400ns
电流 - 电源2.1mA
电压 - 电源2.9 V ~ 18 V
应用冗余电源,电信基础结构
工作温度0°C ~ 70°C
安装类型表面贴装
封装/外壳16-WFDFN 裸露焊盘
供应商器件封装16-DFN(4x3)

文档预览

下载PDF文档
DEMO MANUAL DC1741A
LTC4370
Two-Supply Diode-OR
Current Balancing Controller
DESCRIPTION
Demonstration circuit DC1741A features the LTC4370, a
two supply diode-OR current sharing controller in a typical
2.9V to 18V, 16A sharing application.
The maximum MOSFET voltage drop V
FR
= V
IN
– OUT is
set with an external resistor, up to 600mV. A fast gate
turn-on reduces the load voltage droop during supply
switchover. If the input supply fails or is shorted, a fast
turn-off minimizes the transient reverse current.
Disabling the load sharing function turns the LTC4370
into a dual ideal diode controller.
Two enable input pins,
EN1
and
EN2,
allow enabling and
disabling each rail’s MOSFET individually while the MOS-
FETs’ inherent diodes create diode-OR connection when
the MOSFETs are disabled. The LTC4370 provides a rich
set of features to support shared current diode-ORed ap-
plications including:
• Load Sharing Between Two Supplies
• Elimination of the Need for Active Control of Input
Supplies
• Elimination of "Share Bus”
• Reverse Current Blocking
• Elimination of Shoot-Through Current During Start-Up
or Faults
Design files for this circuit board are available at
http://www.linear.com/demo
L,
LT, LTC, LTM, Linear Technology and the Linear logo are registered trademarks of Linear
Technology Corporation. All other trademarks are the property of their respective owners.
PERFORMANCE SUMMARY
SYMBOL
V
IN
V
CC(EXT)
V
CC(REG)
V
EA(OS)
g
m(EA)
V
FR
ΔV
GATE
I
GATE
PARAMETER
V
IN1
and V
IN2
Input Voltage Operating Range
Specifications are at T
A
= 25°C
MIN
2.9
0
2.9
4.5
5
0
150
TYP
MAX
18
V
CC
6.0
5.5
±2
25
50
14
9
–1.9
1.9
160
620
1.1
16.6
UNITS
V
V
V
mV
μS
mV
mV
V
V
A
A
μA
mV
V
A
CONDITIONS
With External V
CC
Supply
V
CC
External Supply Operating Range
V
CC
Regulated Voltage
Error Amplifier Input Offset
Error Amplifier Gain
Forward Regulation Voltage (V
IN
– V
OUT
)
MOSFET Gate Drive (GATE-V
IN
)
GATE1, GATE2 Fast Pull-Up Current
GATE1, GATE2 Fast Down-Up Current
GATE1, GATE2 Off Pull-Down Current
EN1, EN2
Threshold Voltage
Maximum Continuous Load Current
V
IN1
, V
IN2
≤ V
CC
V
IN
=1.2V, V
CC
= 5V
V
IN
=12V
V
FWD
= 0.2V; I = 0, –1μA; Highest V
IN
= 12V
V
FWD
= 0.2V; I = 0, –1μA; Highest V
IN
= 2.9V
V
FWD
= 0.4V, ΔV
GATE
= 0V, CPO = 17V
V
FWD
= –2V, ΔV
GATE
= 5V,
Corresponding
EN
=1V, ΔV
GATE
= 2.5V
EN
Falling
FETON Transitions High
Sharing active, limited by SUM85N03 FET Dissipation
2
2
10
4.5
–0.9
0.9
65
580
0.28
12
25
12
7
–1.4
1.4
110
600
0.7
V
EN(TH)
I
OUT
ΔV
GATE(ON)
MOSFET On-Detect Threshold (GATE-V
IN
)
dc1741af
1

LTC4370CDE#PBF相似产品对比

LTC4370CDE#PBF DC1741A LTC4370CDE#TRPBF LTC4370CMS#TRPBF LTC4370CMS#PBF LTC4370IDE#PBF LTC4370IDE#TRPBF LTC4370IMS#TRPBF LTC4370IMS#PBF
描述 IC OR CTRLR LOAD SHARE 16DFN board eval for ltc4370 IC OR CTRLR N-CH 2CH 16DFN IC OR CTRLR N-CH 2CH 16MSOP IC OR CTRLR LOAD SHARE 16MSOP IC OR CTRLR LOAD SHARE 16DFN IC OR CTRLR N-CH 2CH 16DFN IC OR CTRLR N-CH 2CH 16MSOP
为什么说 GaN 是 5G 的超级“动力”
虽然有些人认为 GaN 仍是一种相对较新的技术,但却无法否认它跻身一流技术行列的事实。GaN(又名“氮化镓”)技术即将取代硅 LDMOS,后者一直以来都是高功率应用的首选。GaN 是一种 I ......
石榴姐 无线连接
《电源设计基础》书评
  最近收到eeworld送来的一本书《电源设计基础》,阅读后感触颇多。现在把这些想法贴出来与大家共享。   任何一台电子设备里面都有电源,无论这台电子设备用于什么目的。   即使是最普 ......
maychang 电源技术
CMOS的正常工作电流下CMOS电路设计问题
这次遇到的问题是这样的,由于LDO的电源输出能力有限,同时也是保证可靠性,某些保护电路必须直接电源上,这里需要注释的是,LIMP HOME“跛行回家”即使我们的5V系统出现了问题,我 ......
火辣西米秀 模拟与混合信号
笔记本电池专用料
http://forum.esm-cn.com/images/attachments/201001/73459_1114.jpg FDS6690A FAIRCHILD 09+ 100K AO4468 AOS 09+ 300K APM4435A ANPEC 09+ 200K APM4307K ......
hwdwgwydz 单片机
电路板书架-原来电路也可以如此简约
电路板书架,简单,美观。 原来错综复杂的电路图也可以如此简约好看。 即体现了职业,又显示了品位。你是不是也想有一套? 37458 安装图纸 37459...
ZYXWVU DIY/开源硬件专区
基于FPGA的高阶数字锁相环的设计
上述代码经过在Quartus II上编译仿真后其波形如图2所示。 http://www.21ic.com/d/file/200903/33fdc2496fe0a2cd4278e948d76d6c86.jpg 设计中适当选取K值特别的重要。如果K值偏大,这样计数 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 926  1094  352  2542  346  19  23  8  52  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved