电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB781M025DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531AB781M025DG在线购买

供应商 器件名称 价格 最低购买 库存  
531AB781M025DG - - 点击查看 点击购买

531AB781M025DG概述

SINGLE FREQUENCY XO, OE PIN 1

531AB781M025DG规格参数

参数名称属性值
类型XO(标准)
频率781.025MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
求M4建工程详细过程,谢谢。
求M4建工程详细过程,谢谢。...
915709857 NXP MCU
2011电设大赛~~之~~赛前最后的准备
本帖最后由 paulhyde 于 2014-9-15 08:57 编辑 马上就要开始四天三夜的 比赛了~~大家准备的怎么样了~~交流下感想哈~~ ...
yueye1235 电子竞赛
LT8610开关频率 切换 谢谢
For transient operation, VIN may go as high as the absolute maximum rating of 42V regardless of the RT value, however the LT8610A/LT8610AB will reduce switching frequency as necess ......
尹子予刘学 ADI 工业技术
复合运放放大问题
583063583062 如上图所示,对应的部分解释见英文,这部分内容出自TI的SBOA015运放稳定性分析。 现在有个需求,需要将一个信号放大12400倍,如果一级级放大,飘的厉害。现在想采用这种方式 ......
呜呼哀哉 模拟电子
直流电源输出电压不稳定,如何校正测试?
利用直流稳压电源对已开发板进行供电,但是上电运行后出现烧毁板子开关电容现象,分析是过压原因导致电容烧,现在需要对该直流电源分析,获取它不稳定的数据,间接证明该稳压电源是不合格或者是 ......
zimiaoxinghan 电源技术
【转】马关条约
条约全文,日文版译 大清帝国大皇帝陛下及大日本帝国大皇帝陛下为订定和约,俾两国及其臣民重修平和,共享幸福,且杜绝将来纷坛之端。 大清帝国大皇帝陛下侍简大清帝国钦差头等全权大臣太子 ......
dontium 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 548  2737  308  1108  2343  42  31  4  10  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved