电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB693M483DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530DB693M483DG在线购买

供应商 器件名称 价格 最低购买 库存  
530DB693M483DG - - 点击查看 点击购买

530DB693M483DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530DB693M483DG规格参数

参数名称属性值
类型XO(标准)
频率693.483MHz
功能启用/禁用
输出CML
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
寻找东莞地区Windows CE开发工程师
我公司是国内一家知名民营企业,先由于发展需要,诚招愿意来东莞工作的Windows CE开发工程师,请有符合以下条件的朋友与我联系( Chenxi@bbkav.com ): (1)岗位说明 工作于公司移动产品 ......
chenjian3 嵌入式系统
关于Atmel ATSAM3X8E的SPI ASF问题
大家好,我用arduino due在Atmel Studio 的ASF下实现SPI功能,没有成功,想问问是什么问题,运行后LED灯有闪,但是SPI的时钟和数据没有波形,麻烦帮忙看看问题在哪? 感谢 代码如下: ......
john_fq Microchip MCU
全定制设计的PPT
一个台湾的全定制教程的PPT,感觉介绍的比较全面,大家可以下载下来学习学习哦!...
ys3663391 FPGA/CPLD
观西门的PC电源检测卡,感觉很好玩
看了晒工具的帖子,遇到西门的,有感而发: 30258 强烈建议剖解下这个技术。:)...
fish001 单片机
Android、iPad和苹果皮的一地鸡毛
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 论是iPad还是Android都很火,火的一塌糊涂。一股股热浪席卷而来,就是搭车的苹果皮都要火了,这就是市场的发展趋势,鸡犬升天。诺基亚高调 ......
探路者 消费电子
双极性模拟信号隔离的问题,请大家帮忙
我现在有个实验,控制信号是+/-5V的,想经过隔离输入功率放大电路,我查了一些资料,大部分是单极性的,用HCNR201做了个双极性的(datasheet上的),效果不好,请问大家有没有好的建议,谢谢...
武帝座一 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 237  2339  315  96  2648  49  16  34  3  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved