电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AMB000105DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AMB000105DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AMB000105DG - - 点击查看 点击购买

571AMB000105DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AMB000105DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
浅谈对《开学季助学活动》FPGA助学板的看法
其实,这是一篇专门挖掘个人觉得这一款板子的不足的文章,希望@KDY不要对我有意见。:congratulate:这也算是个人对PCB设计的一点小总结吧……:shy: 早在国庆前夕就已经收到学习板了,这 ......
philips_lu FPGA/CPLD
pcb 覆铜技巧之大面积敷铜、网格铜哪一种好?
pcb 覆铜技巧之大面积敷铜、网格铜哪一种好? 1、经常也有人问到,大面积覆铜好还是网格覆铜好,不好一概而论。为什么呢?大面积敷铜,具备了加大电流和屏蔽双重作用,但是大面积覆铜,如果过波 ......
ohahaha PCB设计
Rayeager PX2 两个MicroUSB的功能
本帖最后由 穿prada的008 于 2015-3-25 18:28 编辑 PX2开发板上有两个MicroUSB口,一个是USB OTG,主要用于USB供电、连接电脑、下载固件和应用软件调试等;另外一个是USB转串口的调试接口(D ......
穿prada的008 Linux开发
转一篇很好的AD转换设计中的基本问题整理
本帖最后由 lonerzf 于 2015-7-28 07:16 编辑 小弟看到一片关于AD转换设计中的基本问题整理博文,特地转载过来和大家共分享。:congratulate: 原文地址 http://blog.eccn.com/space.php?ui ......
lonerzf 模拟电子
msp430f149波特率设置
TI MSP430系列单片机,usart模块的波特率值设定是通过以下三个寄存器决定的:UxBR0,UxBR1,UxMCTL 波特率=BRCLK/N ,主要是计算出N。 BRCLK:时钟源,可以通过寄存器设定何为时钟源; ......
fish001 微控制器 MCU
求助:ip和网关不同网段问题
开发中遇到这样的问题: 设备所处的网络比较特殊,网关和ip不在同一网段。 比如ip:192.168.0.2 mask:255.255.255.0 gateway 192.0.0.1 我设置完ip后再去设置网关无法设置成功: ......
hehua 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2729  367  2365  1122  2507  59  38  30  32  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved