电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AD312M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AD312M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591AD312M500DGR - - 点击查看 点击购买

591AD312M500DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591AD312M500DGR规格参数

参数名称属性值
类型XO(标准)
频率312.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
NB-IoT和LoRa的芯片厂商的区分(转)
网上看到的,一年前的旧文,但是概念性的东西可以了解一下: 概述 无论是NB-IoT还是LoRa的网络都需要无线射频芯片来实现连接和部署。NB-IoT和LoRa都采用了星型网络拓扑结构,通过一个网关或 ......
john_wang 无线连接
请教在MTK上通过ARM LOADER实现动态加载器
小弟对这个感兴趣,目前正式研究,望各位指点,谢谢。 如有朋友已清楚如何实现,有成功案例,也可以联系我交易。...
activeboy ARM技术
顽疾
我遇到一题。把数据写入一块p28f512的集成块。要求自做设备。...
红尘 单片机
一份对于FPGA爱好者有用的好书,FPGA开发全攻略
给大家分享本书,愿大家学习愉快!...
zhuizhu12345 FPGA/CPLD
关于89c51计数器的问题
我想计数器每一个指令周期就自动加一,到某个外部中断到来(INT0),就读出计数器的值,该如何写代码? 最好是C的,先谢了大侠了!!!...
rcsun 嵌入式系统
open1081心得
Open1081这个板子拿到手也已经两个多月了,拿到板子的那一刻,心情还是非常兴奋的,这个板子的外设非常的丰富,包括摄像头、I2C、CAN,等等,当然,这里面最重要的还是他的WiFi。虽然如此光鲜, ......
1185054154 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2262  2848  2603  2004  993  47  43  10  36  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved