电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590DA156M250DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590DA156M250DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590DA156M250DGR - - 点击查看 点击购买

590DA156M250DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590DA156M250DGR规格参数

参数名称属性值
类型XO(标准)
频率156.25MHz
功能启用/禁用
输出CML
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
应用技巧/Windows 95下智能数据采集系统
摘要:提出一种智能数据采集系统。用编程简单、定时分辨率高、工作可靠的单片机定时取代编程繁复、定时分辨率低、工作不可靠的Windows95下的定时。解决了Windows 95环境下短时间定时不准确的 ......
rain 单片机
液晶显示驱动器知识
共享一下。...
光绪爷 单片机
存储阵列技术
高可靠性 器件冗余(多控) 硬盘坏道检测/修复 磁盘健康分析 多路径技术 BBU掉电保护 RAID重构 缓存镜像技术 磁盘保险箱技术 磁盘预拷贝技术 快照/克隆技术 LUN拷贝 远程复制 ......
白丁 FPGA/CPLD
有关ADC0832的问题
这是我写的ADC0832的采样和数码管显示程序通过按键切换采样通道,调了很久都不行真心求助高手 24M晶振#include<reg52.h>#include <intrins.h>#define uchar unsigned char#define uint ......
窑吆2009 51单片机
VC++2005 模拟器动行时出现如下错误提示。(项目工程可正常编译且编译成功)
VC++2005 模拟器动行时出现如下错误提示。(项目工程可正常编译且编译成功) 错误:未能读取保存状态文件 Unable to start debugging. Deploy started: Project:Daily, Configuration: Debu ......
mef575 嵌入式系统
【藏书阁】无线电工学基础
37695 目录: 第一篇 电工学基础 第一章 直流电的基本概念和基本定律 第二章 化学电源 第三章 磁和电磁的基本概念 第四章 电容 电容器 第五章 交流电的基本概念和基本定律 第六章 ......
wzt 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 292  2771  1412  2383  1868  38  21  13  46  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved