电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC000127DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531AC000127DG在线购买

供应商 器件名称 价格 最低购买 库存  
531AC000127DG - - 点击查看 点击购买

531AC000127DG概述

SINGLE FREQUENCY XO, OE PIN 1

531AC000127DG规格参数

参数名称属性值
类型XO(标准)
频率127kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
DDR3 IP核例化求指导
原理图上有3个DDR3颗粒,其中两个输出16位数据,余下的一个输出8位数据。这3个DDR3是共用地址线还有控制信号。 想知道在例化的时候应该怎么设置,特别是数据位。我这里用的是Altera DDR3 IP c ......
robertslyh FPGA/CPLD
步进电机!!!!!!!!!!!!
步进电机!!!!!!!!!!!!!!!!!!!!1...
YYWEI 单片机
[HPM-DIY]伪3D游戏doom移植到hpm6750
《毁灭战士4》(《DOOM》)是id Software制作、Bethesda公司发行的一款第一人称射击类游戏,在PS4、XBOXONE、PC、Nintendo Switch上发售。2016年12月2日,该作品获得TGA 2016最佳配乐、声效、最 ......
RCSN 国产芯片交流
xilinx加载后如何复位?
xilinx的FPGA比如spartan3如何实现程序加载后自己复位,即将整个FPGA的寄存器赋初始值?即顶层模块的复位输入rst,加载后是低,一段时间后自动起来查了下,貌似有个原语操作,可以实现此功能...
eeleader-mcu FPGA/CPLD
使用IP4_ADDR(ipaddr, a,b,c,d)出现无效声明
使用LWIP中RAW API接口编程,在设置本地IP时,出现如下错误: 611211 611210611207 请问是我使用格式有问题吗?应该怎么修改呢? ...
荔枝星球宇航员 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 910  1025  2146  1468  1978  24  14  16  9  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved