电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FBB000105DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FBB000105DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570FBB000105DGR - - 点击查看 点击购买

570FBB000105DGR概述

ANY, I2C PROGRAMMABLE XO

570FBB000105DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源2.5 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压2.5 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
规整贴第五整合贴第二:频率测得很飘忽
中间放了三天假,这一周就这么过去了,这一周的进展比较丢人。 我试图把LM311和51频率计整合到一起。预期效果是把LM311输出端的频率显示在1602上,如果时间来得及,把计算公式也加上去,直接一 ......
辛昕 51单片机
100分求arm9下开发GPS导航仪需要什么关键技术与步骤?
任务是在ARM9下开发一个船舶GPS导航仪,WINCE和linux操作系统可任选择(最好是linux)说说具体的开发过程和关键的技术!(如果回复的很详细的话,可以另外在给分,我会另外开个贴) (如果可以提供相 ......
464429412 ARM技术
【设计工具】Xilinx Virtex6 ML605开发板原理图PCB
Xilinx Virtex6 ML605开发板原理图PCB 推荐!! 原理图:ml605_schematics.pdf 48页PCB(Allegro格式): ML605_brd_091909.brd16层板 84287...
GONGHCU FPGA/CPLD
DSP看门狗
群里朋友的问题 有没有高人用过max706做过DSP看门狗复位电路?碰到一个很奇怪的问题,板子不加max706的时候工作,加上以后板子不工作了...
安_然 DSP 与 ARM 处理器
基础问题:关于 verilog中 for 的综合问题
reg row1 ; // 34 byte RAM reg index; // used as variable in shifting operation for(index=0;index...
eeleader FPGA/CPLD
看看这个简单升压电路
该电路可以用一个AA或AAA电池来驱动小功率白色LED,测试了一下频率有300K,大家分析一下它的原理。 34538 ...
xinli 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 693  2137  1985  1010  1365  39  48  36  5  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved