电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBB000115DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570BBB000115DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BBB000115DGR - - 点击查看 点击购买

570BBB000115DGR概述

ANY, I2C PROGRAMMABLE XO

570BBB000115DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
这么好的活动-强力围观。不知道开发的项目资料会公布出来吗
不知道开发的项目资料会公布出来吗,另外没有被选入队伍又很想做的小伙伴,活动有没有给外围的朋友团购板子的机会,:pleased:。如果资料能够全部公开,那没有入队的也可以跟着一起做了,然后加 ......
kejoy stm32/stm8
TI LaunchPad™ 中引入Sidekick基本套件
针对TI LaunchPad™ 开发套件的Sidekick基本套件现在已对外销售,你正好可以在设计下一个项目时使用它。来自Seeedstudio的Sidekick系列套件用市面上很多常见微控制器开发套件,为用户提供 ......
maylove 微控制器 MCU
大家现在还有暑假吗
最近在帮领导跑项目,盖章的时候那叫一个困难 很多地方都放假,据说是避暑假,有这假期吗?普通工厂有这? 好奇ing...
sjl2001 聊聊、笑笑、闹闹
谁来解决PCIe3.0和USB 3.0的测试难题?
上周,泰克参展2011年英特尔信息技术峰会(IDF)大会,介绍并现场演示其完善的测试测量系列工具,帮助设计工程师能够按期向市场上推出下一代产品。 在今年的IDF上,英特尔重点推介了USB3和PCIE ......
思潇 测试/测量
帮忙看看这个问题
146172 两种顺序请求源的唯一差别在于用来保存序列的中间队列级的个数不同。仲裁时隙0 中的请求源不提供中间队列级(只带有队列级0 的1 级队列);仲裁时隙2 中的请求源提供3 级中间队列(因此 ......
1157421908 模拟与混合信号
请教:关于vivi如何跳转到ram执行的问题?
我在看vivi中的head.S 当程序bl copy_myself 结束之后, 为何执行下列代码后,P @ jump to ram ldr r1, =on_the_ram add pc, r1, #0 ... on_the_ram: 指针就跳到DRAM ......
disasterhe 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 992  577  106  1116  1328  12  24  1  11  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved