电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB144M000BGR

产品描述LVPECL Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB144M000BGR概述

LVPECL Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB144M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率144 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
夏老师好
夏老师好,我是您的忠实粉丝,最近想买块至芯的芯蓝系列C8 FPGA/NIOS II开发板练习,但我从它的介绍上看到是双层板结构,晶振50MHZ,双层板没有实体参考平面,并且所有的信号以及电源还有电源的 ......
liruixi FPGA/CPLD
关于lm2678设计开关电源的问题
各位前辈,大家好!我现在在用lm2678s-adj做一个开关稳压电路,电压可以达到,在加负载时,电流达到3.7A时,若再减小电阻,电流增大,电压就被拉低了,电感是47uh,3A,是电感饱和了吗?请各位赐 ......
zhj510 模拟与混合信号
请问vhdl语言中用逻辑表达式能让输出信号变成高阻态吗?
老师留的作业让用行为级来描述……但是用逻辑表达式怎么表示高阻态呢?谢谢啦...
tpcore 嵌入式系统
定时器A的关闭求教
在timerA 的运行中怎样关闭timerA呢,,该用什么样的控制语句呢?...
hghkci 微控制器 MCU
SPI转485通信
本帖最后由 yuanbo123 于 2017-3-24 21:44 编辑 接受数据总是ffff...
yuanbo123 DSP 与 ARM 处理器
[TI首届低功耗设计大赛]+低功耗延时
本帖最后由 IC爬虫 于 2014-11-25 17:11 编辑 延时是很多时候无法回避的,在对功耗要求严苛的应用情景下非用延时不可时,降低延时所MCU自身所使用的功耗也是很有必要的。得力于430在 ......
IC爬虫 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 928  1749  1203  1134  1795  28  41  10  56  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved