电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BJC000115DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571BJC000115DG在线购买

供应商 器件名称 价格 最低购买 库存  
571BJC000115DG - - 点击查看 点击购买

571BJC000115DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BJC000115DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率280 MHz
最小工作频率10 MHz
标称工作频率280 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
EEWORLD大学堂----MEMS与微系统
MEMS与微系统:https://training.eeworld.com.cn/course/4298本课程全面介绍MEMS的基础理论、分析设计方法、制造技术、典型产品和器件,尝试通过本课程掌握微型化技术。课程内容包括基础力学与 ......
老白菜 模拟电子
quartus 8.0综合结果不一致问题
采用quartus 8.0,每次综合结果可能不一致,综合显示速率可达到130MHz,实际确只有100M左右,请高手指教。...
turtle_haha 嵌入式系统
请教softice调试驱动程序的问题?
我使用softice调试驱动时,nms能加载成功,使用ctrl+d想察看.c文件程序但打不开。使用file *系统没反应。请教高手指点!谢谢了...
wzy19970701 嵌入式系统
提问+AD9739输出配置
有用过AD9739的么?如何简化它的输出配置啊?...
nbc327 ADI 工业技术
关于H.264优化的问题
本人正在做一个关于H。264编码的项目,是基于DM642平台的!!! 现在想问一下都有什么优化的算法使得能D1格式的视频达到实时! 谢谢了!!!...
w2008r 嵌入式系统
ATSAM3S2C在keil中进行MALLOC操作问题
大家好,最近用keil4学习ATSAM3S2C这款芯片,需要用malloc动态申请空间大小,但是总是调用失败,问题是该是堆栈设置太小的原因,想问下大家怎么对堆栈进行设置呢? 谢谢 ...
mininiu5216 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2750  2251  961  2021  2305  46  33  28  52  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved