电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536BC000175DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

536BC000175DG在线购买

供应商 器件名称 价格 最低购买 库存  
536BC000175DG - - 点击查看 点击购买

536BC000175DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

536BC000175DG规格参数

参数名称属性值
类型XO(标准)
频率167.3316MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
中科院遥感地面中心---图像处理、正交变换
中科院遥感地面中心总结的,图像处理,信号与系统方面的 ---2005年春季讲稿! 要矩阵论,工程数学的基础知识!本人已重点保存!...
cabone DSP 与 ARM 处理器
关于AD采集上升沿信号
我想问一下,对于采集一个方波信号(信号发生器产生的),AD采出来的信号周期是对的,但是采出来的上升沿的时间与信号发生器产生的上升沿时间不一样,明显长与该信号的时间。是否是因为采样频率 ......
adi111 ADI 工业技术
有人对MP3解码感兴趣吗?
我向大家公开我做过的1个MP3解码电路板模块,有电路板、原理图、驱动程序。 主控芯片是 VS1003B 欢迎下载! ...
tzl 单片机
嵌入式开发方面的知识
大家好: 我以前是搞51和pic单片机的,现在想搞嵌入式系统开发,我想向大家问一下:目前大家普遍使用的嵌入式开发软件有哪些啊?最好用的嵌入式开发软件是哪个呢?谢谢指点!...
dhuazhang 嵌入式系统
UA741
为什么UA741输出电压的最大值只能达到8V?当我的输入电压为幅值为2,频率1000的正弦波,输出电压正常,幅值为4V 。当我把输入电压的幅值改为4.5V,输出电压的幅值不能达到9V,只能达到8V,会出 ......
丶LYX 模拟电子
编写操作系统时图形编程问题
START: ORG 7C00H CLD ;方向标准 LABLE_GEGIN: MOV AX,CS MOV SS,AX MOV ES,AX MOV DS,AX MOV SP,1000H MOV EAX,GDT_LABEL ;得到全局描述 ......
linlaser 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 877  2399  2887  2053  1914  26  40  7  44  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved