电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5381A-D06745-GM

产品描述ULTRA-LOW PHASE NOISE, DUAL-PLL
产品类别半导体    模拟混合信号IC   
文件大小1MB,共56页
制造商Silicon Laboratories Inc
下载文档 选型对比 全文预览

SI5381A-D06745-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5381A-D06745-GM - - 点击查看 点击购买

SI5381A-D06745-GM概述

ULTRA-LOW PHASE NOISE, DUAL-PLL

文档预览

下载PDF文档
Si5381/82 Data Sheet
Multi-DSPLL Wireless Jitter Attenuator / Clock Multiplier with
Ultra-Low Noise
The Si5381/82 is an ultra high performance wireless jitter attenuator with multiple
DSPLLs, optimized for wireless BBU (Baseband Unit) and DU (Distribution Unit) ap-
plications. The industry’s first multi-PLL wireless jitter attenuator device is capable of
replacing multiple discrete, high performance, VCXO-based jitter attenuators with a
fully integrated single chip solution. The featured multi-PLL architecture supports in-
dependent timing paths for Ethernet and CPRI (Common Public Radio Interface)
clock cleaning , and generates any low-jitter, general-purpose clocks. The fixed fre-
quency oscillator provides frequency stability for free-run and holdover modes. This
all-digital solution provides superior performance that is highly immune to external
board disturbances such as power supply noise.
Applications:
• Wireless Infrastructure
• eCPRI RRH (Remote Radio Head)
• BBU (Baseband Unit)
• DU (Distribution Unit)
• Test and Measurement
54 MHz
OSC
KEY FEATURES
• Supports simultaneous Ethernet, CPRI and
general-purpose clocking in a single device
• Input frequency range:
• Differential: 8 kHz - 750 MHz
• LVCMOS: 8 kHz to 250 MHz
• Output frequency range:
• CPRI: up to 2.94912 GHz
• Other differential: up to 735 MHz
• LVCMOS: up to 250 MHz
• Ultra-low RMS jitter:
• 72 fs typ (12 kHz–20 MHz)
• Phase noise of 122.88MHz carrier frequency:
• 118 dBc/Hz @ 100Hz offset
• ITU-T G.8262 compliant
IN_SEL
t
t
DSPLL
B
14.7456 GHz
PLL
÷INT
÷INT
÷INT
÷INT
÷INT
OUT0A
OUT0
OUT1
OUT2
OUT3
OUT4
OUT5
OUT6
OUT7
OUT8
OUT9
OUT9A
IN0
÷INT
t
t
IN1
÷INT
IN2
÷INT
DSPLL
A
DSPLL
C
DSPLL
D
Any-Rate
PLLs
Si5382
÷INT
÷INT
÷INT
÷INT
Si5381
÷INT
÷INT
÷INT
IN3
÷INT
NVM
I
2
C/SPI
Status Flags
Control
Status
silabs.com
| Building a more connected world.
Rev. 0.95

SI5381A-D06745-GM相似产品对比

SI5381A-D06745-GM SI5382A-C05211-GM SI5382A-D07135-GM SI5382A-C05211-GMR SI5382A-D07135-GMR SI5381A-C04991-GM
描述 ULTRA-LOW PHASE NOISE, DUAL-PLL ULTRA-LOW PHASE NOISE, MULTI-PLL ULTRA-LOW PHASE NOISE, MULTI-PLL ULTRA-LOW PHASE NOISE, MULTI-PLL ULTRA-LOW PHASE NOISE, MULTI-PLL ULTRA-LOW PHASE NOISE, DUAL-PLL
USB_CABLE的属性中还有IP地址,这是怎么回事?
开发板上插入和PC的USB连接线,在网WinCE的网络和拨号连接中会多一项 USB_CABLE, USB_CABLE的属性中还有IP地址, 这是怎么回事? (分数不多了,请别介意) ...
小小書僮 嵌入式系统
为什么AT89s51烧写时总是显示‘进入编程模式失败‘
为什么AT89s51烧写时总是显示‘进入编程模式失败‘ 以前都好好的,也没去改变什么时钟之类的,就放在那一段时间,现在就不能用了 是什么原因的? 我什么都没去动 ?怎么只能给9分?...
wcs 嵌入式系统
2006德国世界杯赛程表
小组赛赛程 淘汰赛赛程 按时间顺序 A 组??????????????????????????????比分竞猜赢汽车大奖 场 次 对 阵 日 期 时 间 球 场 01 德国4-2哥斯达黎加 2006-06-10 00:00 慕尼 ......
789 聊聊、笑笑、闹闹
传感器
要学习传感器方面的知识,各位大哥大姐们可以把手头上的好书推荐一下,小弟先行谢谢了...
wp153453278 传感器
求购m4核心板,加资料!
求购m4核心板,加资料!...
aliming 微控制器 MCU
至芯科技FPGA培训资料区(持续更新)
夏宇闻老师谈FPGA工程师的入门学习 1. 必须清楚自己究竟适合不适合做工程师。看看自己的性格特点,是不是特别安静,又耐得住寂寞。因为FPGA工程师是一个辛苦的工作,不但要通过不断学习研究提 ......
fpgaw FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1500  632  200  493  1469  57  13  44  45  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved