电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570DBA000107DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570DBA000107DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570DBA000107DGR - - 点击查看 点击购买

570DBA000107DGR概述

ANY, I2C PROGRAMMABLE XO

570DBA000107DGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CML
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
请问如何生成VerilogHDL格式的门级网表
我想使用QuartusII9.0的综合工具生成VerilogHDL格式的门级网表,但是不知道该如何设置。请教做过这方面的朋友该怎么设置才能生成。谢谢!...
eeleader-mcu FPGA/CPLD
winxp下如何破解还原卡?
如何在xp环境下破解还原卡?例如小哨兵,华超。...
ppz2005 嵌入式系统
大家在使用FPGA的时候是如何实现 除法的啊
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 请大家指教...
随风 FPGA/CPLD
CECC元器件检验测试类型及测试级别的定义
CECC实验室提供专业IC测试验证 您是否因为IC的品质问题而丢失了不少高质量的老客户呢? 您是否与您的买家或卖家因IC质量问题而纠纷不清呢? 您是否想探知表面无任何型号标识的器件是什么功能? ......
conroe 测试/测量
《模拟对话》合集
本帖最后由 qwqwqw2088 于 2019-9-29 09:51 编辑 2019年第一期《模拟对话》合集上线啦!帮助你获取工学新动态,激发设计新思路!电子版《模拟对话》免费带走 434982434983 434984 434 ......
qwqwqw2088 模拟与混合信号
求教,自己定制的内核无法运行
加载过程中 在dnw中显示 --S3C2440DISP::InitDisplay done OEMIoControl: Unsupported Code 0x10100fc - device 0x0101 func 63 OEMIoControl: Unsupported Code 0x1010024 - devic ......
zmzsm2 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 266  2680  2503  852  1175  36  7  16  1  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved