电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

25AA640/WF

产品描述IC EEPROM 64K SPI 1MHZ WAFER
产品类别存储   
文件大小361KB,共24页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 全文预览

25AA640/WF概述

IC EEPROM 64K SPI 1MHZ WAFER

25AA640/WF规格参数

参数名称属性值
存储器类型非易失
存储器格式EEPROM
技术EEPROM
存储容量64Kb (8K x 8)
时钟频率1MHz
写周期时间 - 字,页5ms
存储器接口SPI
电压 - 电源1.8 V ~ 5.5 V
工作温度0°C ~ 70°C(TA)
安装类型表面贴装
封装/外壳模具
供应商器件封装模具

文档预览

下载PDF文档
Not recommended for new designs –
Please use 25AA640A or 25LC640A.
25AA640/25LC640
64K SPI Bus Serial EEPROM
Device Selection Table
Part
Number
25AA640
25LC640
25LC640
V
CC
Range
1.8-5.5V
2.5-5.5V
4.5-5.5V
Max Clock
Frequency
1 MHz
2 MHz
3/2.5 MHz
Temp
Ranges
I
I
I, E
Description:
The Microchip Technology Inc. 25AA640/25LC640
(25XX640
*
) is a 64 Kbit Serial Electrically Erasable
PROM [EEPROM]. The memory is accessed via a
simple Serial Peripheral Interface (SPI) compatible
serial bus. The bus signals required are a clock input
(SCK) plus separate data in (SI) and data out (SO)
lines. Access to the device is controlled through a Chip
Select (CS) input.
Communication to the device can be paused via the
hold pin (HOLD). While the device is paused,
transitions on its inputs will be ignored, with the
exception of Chip Select, allowing the host to service
higher priority interrupts.
Features:
• Low-Power CMOS Technology
- Write current: 3 mA, typical
- Read current: 500
μ
A, typical
- Standby current: 500 nA, typical
• 8192 x 8 Bit Organization
• 32 Byte Page
• Write Cycle Time: 5 ms max.
• Self-Timed Erase and Write Cycles
• Block Write Protection
- Protect none, 1/4, 1/2 or all of array
• Built-in Write Protection
- Power on/off data protection circuitry
- Write enable latch
- Write-protect pin
• Sequential Read
• High Reliability
- Data retention: > 200 years
- ESD protection: > 4000V
• 8-pin PDIP, SOIC and TSSOP Packages
• Temperature Ranges Supported:
- Industrial (I): -40°C to +85°C
- Automotive (E): -40°C to +125°C
Block Diagram
STATUS
Register
HV Generator
EEPROM
I/O Control
Logic
Memory
Control
Logic
XDEC
Array
Page
Latches
SI
SO
CS
SCK
HOLD
WP
V
CC
V
SS
Sense Amp.
R/W Control
Y Decoder
Package Types
PDIP/SOIC
CS
SO
WP
V
SS
1
25XX640
2
3
4
8
7
6
5
V
CC
HOLD
SCK
SI
HOLD
V
CC
CS
SO
1
2
3
4
TSSOP
25XX640
8
7
6
5
SCK
SI
V
SS
WP
*25XX640 is used in this document as a generic part number for the 25AA640/25LC640 devices.
©
2008 Microchip Technology Inc.
DS21223H-page 1
基础知识大讲堂-电源基本知识问答二十条
下面有二十条问题,每个问题都有答案。但是请大家看到问题后先别忙着对答案,试着自己回答一下,看看究竟对电源知识掌握了多少。 1、电源的基本工作原理是什么?   答:通过运行高频开关 ......
电源技术
详解全球首款eFPGA:模块化设计如何实现功耗和性能最佳平衡点
原文地址 FPGA作为专用集成电路(ASIC)领域中的一种半定制电路而出现的产物,目前正在经历第三个发展阶段,市场容量也在加速提升。从ASIC的发展历史来看,ASIC集成了越来越多的IP功能,但FPGA ......
白丁 FPGA/CPLD
求助,多路光电二极管的信号复用直接用模拟开关可以吗?
项目上面用到了光电信号转换这块的电路,用的滨松的光电二极管作为传感器,连接到跨阻放大电路的输入端(两级的放大电路)。但是考虑到器件成本问题,多路光电二极管准备采用分时复用的方法。不 ......
季yy 模拟电子
将ChibiOS/RT v16.1.x移植到stm32f030f4p6开发板上
闲来无事,就将最新版本的ChibiOS/RT实时系统移植到了STM32F030F4开发板上: 开发板资源: - 3.3v供电 - 外接8MHz的晶振作为STM32F030F4的HSE - PA9 接有一个蓝色的LED 看这论坛上貌 ......
phope2000 stm32/stm8
linux下中断处理问题
现有一外部中断,中断来临后要求驱动马上读取数据,现在问题是:中断来临后,怎么通知用户主动读取数据,现在我用的是使用了中断上下部,下部处理中断,一产生中断马上进入上半部分处理接收, ......
gogobox Linux开发
电池组的主动和被动电池平衡
本帖最后由 qwqwqw2088 于 2019-11-17 21:40 编辑 多单元电池通常构建为串联或并联电池阵列。 串联电池过多将导致较高的电池组电压,而并联电池过多将导致较高的总电池容量(表示为 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 241  461  1300  1646  457  57  31  51  16  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved