电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

87016AYLF/W

产品描述IC CLK GENERATOR 1:6 48-LQFP
产品类别半导体    模拟混合信号IC   
文件大小268KB,共17页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准
下载文档 详细参数 全文预览

87016AYLF/W概述

IC CLK GENERATOR 1:6 48-LQFP

87016AYLF/W规格参数

参数名称属性值
类型时钟发生器,扇出配送,多路复用器
PLL
输入HCSL,LVCMOS,LVDS,LVHSTL,LVPECL,LVTTL,SSTL
输出LVCMOS,LVTTL
电路数1
比率 - 输入:输出2:16
差分 - 输入:输出是/无
频率 - 最大值250MHz
分频器/倍频器是/无
电压 - 电源3.135 V ~ 3.465 V
工作温度0°C ~ 85°C
安装类型表面贴装
封装/外壳48-LQFP
供应商器件封装48-LQFP(7x7)

文档预览

下载PDF文档
Low Skew, 1-to-16
LVCMOS/LVTTL Clock Generator
G
ENERAL
D
ESCRIPTION
The 87016 is a low skew, 1:16 LVCMOS/LVTTL Clock Generator.
The device has 4 banks of 4 outputs and each bank can be
independently selected for
÷1
or
÷2
frequency operation. Each
bank also has its own power supply pins so that the banks can
operate at the following different voltage levels: 3.3V, 2.5V, and
1.8V. The low impedance LVCMOS/LVTTL outputs are designed
to drive 50Ω series or parallel terminated transmission lines.
The divide select inputs, DIV_SELA:DIV_SELD, control the
output frequency of each bank. The output banks can be
independently selected for
÷1
or
÷2
operation. The bank enable
inputs, CLK_ENA:CLK_END, support enabling and disabling
each bank of outputs individually. The CLK_ENA:CLK_END
circuitry has a synchronizer to prevent runt pulses when
enabling or disabling the clock outputs. The master reset
input, nMR/OE, resets the
÷1/÷2
flip flops and also controls the
active and high impedance states of all outputs. This pin has
an internal pull-up resistor and is normally used only for test
purposes or in systems which use low power modes.
The 87016 is characterized to operate with the core at
3.3V and the banks at 3.3V, 2.5V, or 1.8V. Guaranteed
bank, output, and part-to-part skew characteristics make
the 87016 ideal for those clock applications demanding
well-defined performance and repeatability.
87016
DATASHEET
F
EATURES
• Sixteen LVCMOS/LVTTL outputs (4 banks of 4 outputs)
• Selectable differential CLK1, nCLK1 or
LVCMOS clock input
CLK1, nCLK1 pair can accept the following differential input
levels: LVPECL, LVDS, LVHSTL, SSTL, HCSL
• CLK0 supports the following input types:
LVCMOS, LVTTL
• Maximum output frequency: 250MHz
• Independent bank control for
÷1
or
÷2
operation
• Independent output bank voltage settings for 3.3V, 2.5V,
or 1.8V operation
• Asynchronous clock enable/disable
• Output skew: 170ps (maximum)
• Bank skew: 30ps (maximum)
• Part-to-part skew: 750ps (maximum)
• 3.3V core, 3.3V, 2.5V, or 1.8V output operating supply
• 0°C to 85°C ambient operating temperature
• Available in lead-free RoHS compliant package
B
LOCK
D
IAGRAM
P
IN
A
SSIGNMENT
48-Pin LQFP
7mm x 7mm x 1.4mm body package
Y Package
Top View
.
87016 REVISION C 06/26/15
1
©2015 Integrated Device Technology, Inc.
哪位大神弄过MPU5060传感器没 ?
MSP430F5529驱动MPU6050角度传感器的程序有没? ...
HI唐辉 电子竞赛
MODEM怎样读取对方电话按键值
查了一些资料说是 必须是语音模式(AT+FCLASS=8) 用 AT+VLS=1 应答 然后输入按键值(如#键) 显示为  / 按键值(#) ~ 我试了一下结果却是这样的,为啥呢。。 AT+FCLASS=8 设置语音 ......
dfx168 嵌入式系统
转让闲置的Fluke万用表
本帖最后由 wsmysyn 于 2018-4-27 21:00 编辑 RT 手上多余一个闲置的Fluke万用表;型号是Fluke F15B+ :lol 在某网站上得到的,由京东直接发货的;正品,可靠; 由于之前已经有一个同型 ......
wsmysyn 聊聊、笑笑、闹闹
vxworks启动后的排场不够大?
我刚用wmware配置的wxworks5.5为什么成功启动后没有显示很大的VxWorks的欢迎界面,而是很普通的几行字?...
pcwe 实时操作系统RTOS
变压器绕制问题
公司一直没有变压器绕制装备;每次做电源,都要找外厂做变压器,有时候对变压器就是做个微小的调整都要 经历很长的时间,甚至老被人忽悠,一拖再拖;严重影响驱动板的开发周期,有时候真是无语 ......
czf0408 LED专区
带通滤波器怎么算电阻电容,请各位指导一下
设计一个带通滤波器,带通范围0.1Hz--150Hz,高通和低通滤波器都采用2阶巴特沃斯滤波器,放大倍数(电压增益)为1。供电电压为±12V。 ...
linjin20 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 984  2300  2123  515  1390  29  27  31  43  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved