电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BB000274DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BB000274DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590BB000274DGR - - 点击查看 点击购买

590BB000274DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BB000274DGR规格参数

参数名称属性值
类型XO(标准)
频率274kHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
折修一个耳机
才用了一年多的耳机,右边耳机有了故障,有时无声,晃动一下有时又会有声,故障频发,也许是哪里接触不良了,于是正好借此机会拆解。耳机如下图: 526095 外表看了一圈,没有找到拆解 ......
hujj 以拆会友
Cypress技术支持的N种方式,以后遇到问题就不发愁啦!
可以通过以下方式获取Cypress免费技术支持: 1. 登录cypress官网,建立一个case:https://secure.cypress.com/myaccount/?id=25&CFID=881459&CFTOKEN=18528229&source=support 2. ......
EEWORLD社区 单片机
求教CJ2672耐压测试仪
CJ2672耐压测试仪如何使用??? 有用过的能介绍一下吗,仪器上各个按钮是做什么用的,怎么用?哪里要是有视频的话就更好了 ...
wingslee 嵌入式系统
UDP型socket的select问题
创建了一个UDP套接字,之后使用select,但每次select的返回结果都是0,为什么? 代码如下(省略部分声明): m_sock = socket(AF_INET,SOCK_DGRAM,IPPROTO_UDP); if(m_sock==INVALID_SOCKET) ......
h_g_y 嵌入式系统
周未散分帖
散分帖好开,结帖的时候比较烦。...
zhangxp 嵌入式系统
CONST,STATIC,EXTERN用法总结!
CONST,STATIC,EXTERN用法总结! 最近看许多公司笔试都考这几方面的内容,于是乎就搜索了一下,把这几个知识点总结以下,以增强基础,以及应付未来的笔试 https://download.eeworld.com.cn/detail ......
tiankai001 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 483  1070  1536  1841  2876  43  4  41  45  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved