电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MT48H16M32LFCM-75:A TR

产品描述IC DRAM 512M PARALLEL 90VFBGA
产品类别存储   
文件大小2MB,共73页
制造商Micron Technology
官网地址http://www.mdtic.com.tw/
标准
下载文档 详细参数 全文预览

MT48H16M32LFCM-75:A TR概述

IC DRAM 512M PARALLEL 90VFBGA

MT48H16M32LFCM-75:A TR规格参数

参数名称属性值
存储器类型易失
存储器格式DRAM
技术SDRAM - 移动 LPSDR
存储容量512Mb (16M x 32)
时钟频率133MHz
写周期时间 - 字,页15ns
访问时间5.4ns
存储器接口并联
电压 - 电源1.7 V ~ 1.95 V
工作温度0°C ~ 70°C(TA)
安装类型表面贴装
封装/外壳90-VFBGA
供应商器件封装90-VFBGA(10x13)

文档预览

下载PDF文档
512Mb: 32 Meg x 16, 16 Meg x 32 Mobile SDRAM
Features
Mobile SDRAM
MT48H32M16LF – 8 Meg x 16 x 4 banks
MT48H16M32LF/LG – 4 Meg x 32 x 4 banks
Features
• Fully synchronous; all signals registered on positive
edge of system clock
• V
DD
= 1.7–1.95V; V
DD
Q = 1.7–1.95V
• Internal, pipelined operation; column address can
be changed every clock cycle
• Four internal banks for concurrent operation
• Programmable burst lengths: 1, 2, 4, 8, and
continuous
1
• Auto precharge, includes concurrent auto precharge
• Auto refresh and self refresh modes
• LVTTL-compatible inputs and outputs
• On-chip temperature sensor to control refresh rate
• Partial-array self refresh (PASR)
• Deep power-down (DPD)
• Selectable output drive (DS)
Table 1:
DQ Bus
Width
Options
• V
DD
/V
DD
Q
– 1.8V/1.8V
• Row size option
– Standard addressing option
– Reduced page-size option
• Configuration
– 32 Meg x 16 (8 Meg x 16 x 4 banks)
– 16 Meg x 32 (4 Meg x 32 x 4 banks)
• Plastic “green” packages
– 54-Ball VFBGA (10mm x 11.5mm)
– 90-Ball VFBGA (10mm x 13mm)
• Timing – cycle time
– 7.5ns at CL = 3
– 8ns at CL = 3
• Power
– Standard I
DD
2P/I
DD
7
– Low I
DD
2P/I
DD
7
• Operating temperature range
– Commercial (0°C to +70°C)
– Industrial (–40°C to +85°C)
• Design revision
Marking
H
LF
LG
3, 4
32M16
16M32
CJ
5
CM
3
-75
-8
None
L
None
IT
:A
Configuration Addressing
JEDEC-
Standard
Option
4
BA0, BA1
A0–A12
A0–A9
A0–A12
A0–A8
Reduced
Page-Size
Option
2
4
BA0, BA1
A0–A13
A0–A7
Architecture
Number of banks
Bank address balls
Row address balls
Column address balls
Row address balls
Column address balls
x16
x32
Table 2:
Key Timing Parameters
CL = CAS (READ) latency
Clock Rate (MHz)
CL = 2
104
100
CL = 3
133
125
Access Time
CL = 2
9ns
9ns
CL = 3
6ns
7ns
Notes: 1. For continuous page burst, contact factory
for availability.
2. For reduced page-size option, contact fac-
tory for availability.
3. LG is a reduced page-size option. Contact
factory for availability.
4. Only available for x32 configuration.
5. Only available for x16 configuration.
Speed
Grade
-75
-8
PDF: 09005aef81ca5de4/Source: 09005aef81ca5e03
MT48H32M16LF_1.fm - Rev. J 2/08 EN
1
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2005 Micron Technology, Inc. All rights reserved.
ADSP21161N的时钟问题
请问用多片ADSP21161N时不可以用外部晶振作为CLKIN的输入吗?看ADSP21161N的数据手册24页这么说的,不知道是不是理解错了。想用FPGA来驱动4片ADSP21161N时钟信号,现在不知道该怎么办了。。。请 ......
linuxp DSP 与 ARM 处理器
求助!ADI平台,USB如何虚拟出一个串口?
现在在做一网卡项目,实现的功能是当网卡插入Windows XP系统时,显示一个USB口和一个串口,其中USB口实现上网,串口用于走AT命令等,现在在Windows端的驱动程序都已有现成的,USB也可以上网了 ......
wwbinww 嵌入式系统
WCE不支持CStdioFile么?
不知道为什么 编译通过了 但是运行的时候却发生了错误: error:Debug Asesertion Failed Failed! f:\sp\vctors\vc7libsce\ship\atlmfc\src\mfc\filecore.cpp line 207 (207看不清楚不 ......
274960319 嵌入式系统
暧昧!牛人解读从未发现爱情与开关电源控制理论的亲密关系(ZT)
本帖最后由 qwqwqw2088 于 2014-3-20 15:53 编辑 转 自觉浪费了很多时间在学校里,在我那一直延续到三十多岁的求学生涯中,仅有两门课可说修正了我的思维习惯。这两门课都发生在加 ......
qwqwqw2088 模拟与混合信号
EVC的CString是否有问题?
程序莫名奇妙得在其一个成员函数里抛出ASSERT错。同样的运行路径进行第二次,就没问题了。...
chym168 嵌入式系统
ARM APB总线 资料
总线对CPU的重要性,就不细说了。 老实说官方手册讲的不错了, 这个资料也没有比官方的协议多什么内容, 只是提供一种他人的视角参考吧,有人是这样看手册的 ...
5525 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2243  2407  1542  440  2572  51  4  40  9  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved