电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552BG000537DGR

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件    振荡器   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552BG000537DGR在线购买

供应商 器件名称 价格 最低购买 库存  
552BG000537DGR - - 点击查看 点击购买

552BG000537DGR概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552BG000537DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率672.1875 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
散分 高手帮帮忙
单片机是89C52系列,晶振11.0592。 要求具有以下功能: 1、双串口(其中一路为软件模拟) 2、24路输出和24路输入; 3、两路pwm输出 4、单总线 5、IIC总线 6、随时可能要扩展的其它功能 ......
kevin77065638 嵌入式系统
笨蛋的提问,真诚求教(嵌入式)?
color=#000000]b]我是一个很笨的大一的专科生,学的专业是嵌入式,现在很迷茫,不知道该怎么发展?我的理想是嵌入式系统设计师。 1.我不是很了解这个行业的特点,发展要求,职业要求,未来趋势 ......
kccch 嵌入式系统
cpld输出频率可变的方波问题
菜鸟想用cpld实现输出频率可调的方波 外部用个电位器加个a/d 通过调节电位器能实现么? 有什么好的方法啊...
jiliyate FPGA/CPLD
ZYNQ无法通过JTAG烧录至NAND Flash
板子用的是EBAZ4205的矿板,自己编译了uboot想烧录进NAND,烧录的时候出现如下提示,烧录不成功,一直是“failed -12” NAND write: device 0 offset 0x200000, size 0x12800 N ......
duanks FPGA/CPLD
纳米测量与DUT的电连接的秘密
为了与纳米器件或者元件实现电接触,必需提供相应的夹具、显微镜和探针系统。当今的纳米研究者正在使用诸如原子力显微镜、扫描电子显微镜和聚焦离子束工具等手段来实现器件的可视化、对其执行 ......
Jack_ma 测试/测量
基于Qorvo的小PA介绍系列
L波段小PA详细介绍 <U3-5089U4—9103> 502025 PA链路的简单分配及个单元工作内容 整体为五个单元如图1所示 502012 图1链路通道 ......
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 415  271  1415  31  1480  39  40  5  56  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved