电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA114M285DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA114M285DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530EA114M285DGR - - 点击查看 点击购买

530EA114M285DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530EA114M285DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
JESD-609代码e3
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率114.285 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源2.5 V
认证状态Not Qualified
最大压摆率121 mA
标称供电电压2.5 V
表面贴装YES
端子面层Matte Tin (Sn)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
Stratix II FPGA的PLL重新配置 7.pdf
本帖最后由 paulhyde 于 2014-9-15 09:04 编辑 Stratix II FPGA的PLL重新配置 7.pdf ...
yanghaibo1121 电子竞赛
5V转12V电平,有何高招?
第一次用这个电路,S1输入5V的100K方波,S2输出还是为5V方波。不解、、、 后来看了下NMOS管的栅极发现栅极耦合上了100K方波,起不到电平转换的目的。 我看这个电路很简单、体积又小、很喜欢 ......
hg200300 模拟电子
做项目时收集的Keeloq资料
有数据手册,KEELOQ的详细介绍及程序范例,编解码工具,在实际项目中已经得到验证,请大家放心使用。...
lovedata 无线连接
如何在IRP_MJ_PNP处理例程内实现对IRP_MP_IOCTL的处理
是这样子的, IRP_MP_IOCTL处理例程已实现对应用程序发来IOCTL的响应。 现在,不需要应用程序,直接在IRP_MJ_PNP为主功能,IRP_MN_START_DEVICE的处理例程中实现,将URB的各个参数填好,由IoBu ......
candela 嵌入式系统
串口数据如何打包啊?
目前需要用到串口,用串口发送和接受数据。但是数据都需要按包发送啊,一个头,一个尾。中间是数据包的内容,数据包的内容还要包括模块地址,长度字,命令字,数据域,校准字等。请问该如何将这 ......
jobezxy 嵌入式系统
ucos的睡眠态是一种什么状态
一直都对任务的睡眠态没有一个准确的理解.书上对任务的睡眠态的描述是这样的:"任务已经被装入内存了,可是并没有准备好运行.只是以代码的形式存在于内存中,在调用创建函数以前,处于睡眠态."俺理 ......
eeshuke 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1663  705  2317  1002  1743  14  32  24  26  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved