电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FCC001475DG

产品描述OSC XO 200.0000MHZ LVDS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FCC001475DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FCC001475DG - - 点击查看 点击购买

570FCC001475DG概述

OSC XO 200.0000MHZ LVDS SMD

570FCC001475DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
EEWORLD大学堂----EEWorld 大学堂:TI MSP430 铁电超值微控制器方案 直播回放
EEWorld 大学堂:TI MSP430 铁电超值微控制器方案 直播回放:https://training.eeworld.com.cn/course/4335...
hi5 单片机
求职
去年因为考研,一颗红心,却不曾两手准备,失去了大好的工作机会,今年开始做毕业设计了,做的过程中感觉学到了很多知识,很不错,但是,工作啊,总是纠结在心头,我需要一个机会,我肯学,我肯 ......
tangjianrui 求职招聘
STM32103RC不能下程序了版主帮忙看看
刚开始用STM32的片子.昨天程序可以下进去.但运行始终停在一条BPKT 0X00的指令上。不进main函数.网上查了勾上use microlib也没用.丢一边。今天来,下程序都下不进了。 ......
weiqh stm32/stm8
上本入门级的电子书__Zigbee_Wireless_Networking
这个是入门级的ZigBee经典书籍,觉得讲的蛮好的,希望对大家有用! 以下内容回复后可见! 88498 本帖最后由 l0700830216 于 2012-6-4 09:17 编辑 ]...
l0700830216 无线连接
基于de1-socl的简单实验设计
求只用DE1-SOC就可以运行的实验设计,比如计时啦,键控流水之列的,希望可以用到DE1-SOC的各个模块,新人求解??? 在线等!!!!!!!!!!!!!!!!!! ...
anjinsezhiying FPGA/CPLD
GPIO Interrupt controller
主晶片:MSP430G2553 目的:透過簡單的GPIO中斷,控制LED以及馬達輸出。 程式碼如下。 #include void main(void) { WDTCTL = WDTPW + WDTHOLD; // Disable watchdog P1DIR |= BI ......
kk1010qq 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1363  2151  1441  877  777  50  45  32  34  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved