电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FCC001282DG

产品描述OSC XO 148.5000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FCC001282DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FCC001282DG - - 点击查看 点击购买

570FCC001282DG概述

OSC XO 148.5000MHZ LVDS SMD

570FCC001282DG规格参数

参数名称属性值
类型XO(标准)
频率148.5MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
关于DSP2812的数据总线读数据该如何操作
求助 硬件:DSP2812,外部IO信号通过CPLD连接到数据总线XD0~XD7,CPLD的译码器片选信号为XZCS2,译码器接地址总线XA0,XA1,XA2, 我现在想采集外部IO信号,如何才能读取到数据总线上的 ......
zhenghuaqwe 微控制器 MCU
protel99se 在铺铜的时候出现Access violation
protel99se 在铺铜的时候出现Access violation怎么解决呀?...
zttian PCB设计
verilog 代码的理解
always @ (posedge clk or posedge reset) if (reset) cnt <= 0; else cnt <= cnt + 1'b1;cnt是在打开FPGA之后就同步清零了( cnt <= 0 )???如果想要一个控制信号sign控制cnt 对c ......
eeleader-mcu FPGA/CPLD
半导体介绍
半导体介绍 不管从科技或是经济发展的角度来看,半导体的重要性都长短常巨大的。本日大部门的电子产品,如计算机、移动电话或是数字录音机当中的核心单元都和半导体有着极为紧密亲密的关连。常 ......
hodenshi 单片机
上海豪宙公司招聘,懂AVR软硬件开发,懂arm为核心芯片的外围电路的调试
上海豪宙公司招聘,懂AVR软硬件开发,懂arm为核心芯片的外围电路的调试 主要侧重产品的测试。 有意者联系021-65452099 周小姐 地址长阳路8号25楼A座 E-mail: ann@how-zone.com> ...
msy2009 ARM技术
遇到了一个奇怪的问题
发现当我下载程序时,我的fpga跑到了prom前面,导致断电再开电的时候,prom的程序加载不进去,怎么把它弄回去?. http://www.eetop.cn/bbs/images/default/attachimg.gif http://www.eetop.cn/ ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2268  1793  1511  2738  105  55  11  3  20  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved