电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACC001352DG

产品描述OSC XO 25.0000MHZ LVPECL SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570ACC001352DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ACC001352DG - - 点击查看 点击购买

570ACC001352DG概述

OSC XO 25.0000MHZ LVPECL SMD

570ACC001352DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVPECL

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
转赠LPC1343开发板了
本着充分利用,好东西大家分享的原则,转增LPC1343开发板。 soso姐指示:想要的朋友简要的写个项目任务书,让坛里的朋友们信服,就赠了哈...
simonprince NXP MCU
Quartus II 中管脚上拉电阻(弱上拉)的默认值是多少
就是那个weak pull-up resistor ,可以选择on 或者off 或者是啥也没有,当我啥也不选的时候他默认的什么啊 谢谢各位大神 ...
3008202060 FPGA/CPLD
电子屏字符显示器电子屏字符显示器
电子屏字符显示器 ;四个显示字符数据表在50H—6FH单元内,字符用8*8点阵,R4(30H)用于 ;控制显示静止字的时间,R5(31H)静止字显示跳转地址步距,B内放显示首址 ;;********** ......
fighting 单片机
求一份12864串行传输打点的程序
不要写字的,只要打点就行了。...
465055608 微控制器 MCU
毕业设计的问题
我想用51单片机设计一个加密狗,哪位大虾帮下忙啊?万分感谢!...
yangsiyan 嵌入式系统
求助,IAR出现这个错误是什么意思..
第一次接触430,拿起LAUNCHPAD开始做... 就很简单一LED灯程序试试,编译没问题,结果Debug and Downloading出现问题 Thu Oct 11, 2012 15:42:21: Could not find MSP-FET430UIF on specified C ......
zgbkdlm 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1763  2304  1486  2708  1501  10  50  31  15  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved