电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB557M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 557MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB557M000DGR概述

CMOS/TTL Output Clock Oscillator, 557MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB557M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率557 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PT2262解码分享
看了下pt2262的手册,明白了协议,用TCNT0来测量脉冲宽度 LCD1602来显示,获得编码后,再利用发射电路发射出去 BOOLPT2262_Read(void) { UCHARtemp=0,timer; ULONGDATA=0; for(temp=0;temp<24 ......
eeleader 单片机
元件封装
EIA和EIAJ这两个标准体系中关于元件封装有什么区别么,求指点。。。。...
lyklyz PCB设计
DXP及Protel 99 SE过孔盖油转GERBER步骤与注意事项
请各位画板工程师注意输出GERBER之前一定要先考虑到过孔(VIA)是开窗还是盖油,下面介绍下各软件在过孔(VIA)盖油是如何处理的。前提是VIA和PAD不要混乱DXP 一.Altium Designer,过孔 ......
szjlczhang PCB设计
framebuffer的切换问题。Android平台。
Android平台,需要实现从LCD输出与DVI输出之间的切换, 在/dev/graphics下有三个fb,分别是fb0,fb1,fb2。 当我使用LCD作为默认输出时,我发现fb0是处理LCD输出的,fb1是用作DVI输出的。 当 ......
nibuhao123 嵌入式系统
PCB设计技巧百问(合集)
45731...
静若幽兰 PCB设计
MSP-EXP430FR5739应用(3)
MSP-EXP430FR5739还可以做汽车振动测试反馈反馈控制器,基本原理通过加速度计测出垂直方向的加速度值,根据相应的补偿公式,控制补偿汽液缸等装置进行补偿调节,即可减小震动的影响。...
zk47 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2304  933  580  744  99  17  8  28  5  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved