电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB174M000BGR

产品描述LVPECL Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB174M000BGR概述

LVPECL Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB174M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率174 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
一个极为简单的温度控制器电路
1、 传感元件——3DX6A,特点:线性好,价格便宜设计方法:将集电极与基极短接,作为传感器传感信号输出的(+)端,发射极作为传感器传感信号输出的(-)端,有6V的直流电源(+)端通过一只 ......
3456 测试/测量
有没有朋友考研的阿 昨天看到新: 女生考研迟到跪求进场遭拒
女生考研迟到跪求进场遭拒 20分钟迟到 可以想想她有多么辛酸阿...
银座水王 聊聊、笑笑、闹闹
基本放大器电路,希望对各位有用
运算放大器组成的电路五花八门,令人眼花瞭乱,是模拟电路中学习的重点。在分析它的工作原理时倘没有抓住核心,往 往令人头大。为此本人特搜罗天下运放电路之应用,来个“庖丁解牛”,希望各位 ......
qin552011373 ADI 工业技术
xilinx与altera逻辑单元对比
想使用一款altera公司的FPGA来做一个项目,但是,常见的例程上选用的是xilinx公司的Virtex 4的 XC4VLX25, 现在我需要在altera的器件上来实现,那么对应的altera器件大概需要多少LE呢?还希望 ......
wzp2007 FPGA/CPLD
STM32的SRAM电压低于多少数据会清零
用STM32F101RC的PVD(阀值2.9V)掉电检测功能来保存一些数据进24C16中! 现象是这样的: 当我不停的给电路上下电,大部分时间存入数据是没有问题的,但是偶尔会出现存入数据全为0的现象,一开 ......
程序会不会 stm32/stm8
usb autorun实现
逛了一圈论坛,没找到合适的回答,再请教一下. 目的:插入USB存储设备后,能够自动运行存储器中应用程序,PC端程序不考虑其他开发;平台最低XP,最好2000也支持 当前理解:最大的疑惑是实现AUTORU ......
wangkai120 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1925  549  2323  659  1855  34  33  20  22  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved