电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HC858M000DG

产品描述CMOS/TTL Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HC858M000DG概述

CMOS/TTL Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HC858M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率858 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用430向sd卡发送CMD0时总是返回0x80或者0xff
按sd的说明手册,应该是返回0x01,表明进入idle state。发送CMD0返回的最高位应该一直为0啊,我的怎么这么悲剧,求助啊:Sad: ...
yushengjiexy 微控制器 MCU
ARM11开发板带核心板的稳定吗?
学校实验室打算买一些ARM11的开发板,感觉OK6410不错,就是不知道核心板稳定性好不好,核心板结构 有何利弊?麻烦工程师们指点,谢谢!我们看中的是飞凌的叫S3C6410 OK6410的这个开发板,有用 ......
Aot_Alone ARM技术
在VS2005里编写的WINCE5.0的程序,如何在下运行??
在VS2005里编写的WINCE5.0的程序,如何在下运行??...
wonter 嵌入式系统
关于STM32用FSMC控制LCD1602如何实现
本人想用STM32的FSMC控制LCD1602显示,请问有哪位大侠可以指导下对应板子和液晶接口的连接时如何实现的,网上大多是16位的液晶控制。...
hongyuo118 stm32/stm8
【Cadence小技巧学习】 第三帖 隐藏网络连线
【Cadence小技巧学习】 第三帖 隐藏网络连线首先说明公司用cadence,刚毕业没几个月,刚刚捣鼓这个软件,所以说的不一定正确。 我的初衷是希望自己摸索的每一个点滴都共享给大家,希望后来者能 ......
常见泽1 PCB设计
热电偶的正确使用
正确使用热电偶不但可以准确得到温度的数值,保证产品合格,而且还可节省热电偶的材料消耗,既节省资金又能保证产品质量。安装不正确,热导率和时间滞后等误差,它们是热电偶在使用中的主要误差 ......
totopper 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1635  1115  456  2615  1957  33  23  10  53  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved