电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1228M00DGR

产品描述LVPECL Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1228M00DGR概述

LVPECL Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1228M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1228 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于FPC与PCB的特性差异介绍
其实FPC不仅是可以挠曲的电路板,同时它也是连成立体线路结构的重要设计方式,这种结构搭配其他电子产品设计,可以构建出各式各样不同的应用,因此,从这点来看,FPC与硬板是非常不同的。 对于 ......
方学放 PCB设计
泰克、安捷伦和力科三款同价位示波器调试速度对比结果,有些参考价值!
今天看到的一则新闻, Hansa|GCR公司在美国德克萨斯州奥斯汀及马萨诸塞州波士顿进行了一次针对泰克、安捷伦和力科三款同价位示波器的用户使用体验调查。 - 安捷伦MSO7000系列- 力科WaveRunner ......
gemini338 测试/测量
Modelsim,Synplify,ISE软件的联合设计
Modelsim,Synplify,ISE软件的联合设计...
unbj FPGA/CPLD
SD卡驱动(初始化中)中二个线程的问题
SD卡驱动(初始化中)中有二个线程。 //线程1 Initialize SDControllerIstThread() to handle interrupt generated by Host Controller //线程2 Create interrupt thread for card detectio ......
ascendentcgc 嵌入式系统
晶振检测电路pcb图
49304...
tyx71878352 PCB设计
4号结婚,在此祝所有eeworldER永远幸福!
10月四号就要步入婚礼的殿堂了,回想几年前在eeworld上乱撞时众位前辈给我的解答还是万分感激,发几张婚纱照,也祝所有的eeworldER永远幸福! D:\picture\DSCF3541.JPG...
jin5168 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1938  987  1940  1679  2913  13  59  33  39  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved