电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACGB49.408/23.7285

产品描述PLL/Frequency Synthesis Circuit,
产品类别信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACGB49.408/23.7285概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACGB49.408/23.7285规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
6V蓄电池输出小于2V,是不是坏了?
如题,请大家帮忙看看。...
fish001 模拟与混合信号
请问keil C51如何用宏定义多行嵌入汇编
举个简单例子 __asm MOV A,#1 __asm RET ...
frankie17 嵌入式系统
PMOS作为防反接电路的一些问题点
本帖最后由 小太阳yy 于 2022-4-13 16:52 编辑 599741 该电路作为PMOS防反接电路,为什么要加一个R1呢 R1的作用是啥?大小该怎么选择? S点电压高于G点电压时MOS将会导通,那这个电压是应该 ......
小太阳yy 开关电源学习小组
招聘模拟IC设计工程师
上海芯凌微电子有限公司是一家在上海从事模拟集成电路设计与制造的创业公司。 现公司业务发展需要招聘1~2名模拟IC设计工程师 岗位职责: 1、按照集成电路设计流程和芯片规格书 ......
DH895653 求职招聘
有人知道这个冰箱启动器怎么接吗?
518623 ...
youki12345 聊聊、笑笑、闹闹
IAR msp430内存分配关键字
1. #pragma location="" -- 定义段地址 2. #pragma vector=USCI_A2_VECTOR (中断向量) __interrupt void USCI_A2_ISR(void) --定义中断向量和 ......
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 135  2440  2600  2147  2481  3  13  24  2  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved