电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530TA57M0000DG

产品描述CMOS Output Clock Oscillator, 57MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530TA57M0000DG概述

CMOS Output Clock Oscillator, 57MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530TA57M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率57 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
在走线的时候报错,之后元件封装就缺失。一直有这种情况。有哪位老师知道怎么解决呢?
走线的时候老是会时不时出现这个,关闭之后元件封装就缺少一点。...
天在山之外 综合技术交流
中小企业选购UPS不间断电源的四大标准
中小企业选购UPS不间断电源的四大标准 大多数的计算机用户及中小企业,对电力保护的意识并不强烈。然而随着华 南经济的快速增长,中小企业数量的急速提高增加,对电力能源的需求也已愈发 ......
sanlitak 电源技术
WINCE6中采用压缩字库时不能进入系统,如何解决??
采用simsun.ac3压缩字体,发现无法进入桌面,提示信息为: ERROR: could not resolve import decompQueryTrueTypeTable !!! Please Check your SYSGEN variable !!! 相关注册表信息为: ......
hsfnwpu 嵌入式系统
求助用过Altera FFT IP 核的大牛们,help~~~~~~~~~
本人做项目中需要调用 Altera FFT IP 核 是没授权的那种,有提示限时一小时。为什么我每次仿真的时候功能仿真没问题,时序仿真就是错的呢?...
pyqxh123 FPGA/CPLD
请问这是什么错误?altium designer
小弟第一次画板子,遇到各种问题。我将自动布线的某一段走线删掉了,然后想自己手动布线,但是连接后出现这种问题,如图1。有个白色的天线似的标志,这个代表什么? 237783 同时还有一个问题 ......
wolfcan PCB设计
WINCE下的wm9715音频驱动修改了几天,还是不能发出声音,不知道问题在那里。望整过的人给点思路啊!
WINCE下的wm9715音频驱动修改了几天,还是不能发出声音,不知道问题在那里。望整过的人给点思路啊! BSP原来的是支持WM9713的,现在我们要修改成支持WM9715的。...
crystalpai 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2779  1023  2859  185  2828  40  24  48  9  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved