电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB622M000DG

产品描述CMOS/TTL Output Clock Oscillator, 622MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB622M000DG概述

CMOS/TTL Output Clock Oscillator, 622MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB622M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率622 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Energia】MSP430FR2443闪灯
很久没有用CCS和其它软件写TI的程序了,又不想弄得太麻烦,所以首先想到就是用Energia。 先下载最新的Energia 1.6.10E18,只有这个版本才可以支持MSP430FR22433开发板(直接下载可能会很慢) ......
dcexpert TI技术论坛
贵航股份华阳电器公司招聘嵌入式软硬件工程师
贵航股份华阳电器公司招聘嵌入式软硬件工程师 任职要求: 1、本科以上学历,3年以上嵌入式开发经验,有汽车电子产品开发经验、熟悉EMC测试经验者优先。 2、熟悉电子产品设计开发工作流程,熟 ......
杨明利 求职招聘
负逻辑
负逻辑有抗干扰能力吗?为什么啊...
lynnio FPGA/CPLD
PLD设计技巧——用单片机配置FPGA
PLD设计技巧——用单片机配置FPGA...
呱呱 FPGA/CPLD
关于am335x网络不通的问题
1. 板子1: 晶振24mhz,拨码开关sysboot15:sysboot15=01(对应24mhz) uboot: psp06.00.00.00(sdk6.0里的版本) 网络: 可以顺利的连上千兆网络,但不能连上百兆网络 PC:百兆千兆电脑各一台 ......
winds2001 DSP 与 ARM 处理器
【 Atmel创意大赛作品提交】+基于SAM R21的6LoWPAN低功耗网络平台研究
汇总帖子,方便阅读,可以配合视频一起看,感谢各位的支持。 【Atmel SAM R21创意大赛周计划】+ GPU运行 【Atmel SAM R21创意大赛周计划】+ 6LoWPAN之应用层CoAP协议 http://v.y ......
lyzhangxiang Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 819  1782  2234  933  1322  31  32  14  42  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved