电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB431M000DGR

产品描述LVDS Output Clock Oscillator, 431MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB431M000DGR概述

LVDS Output Clock Oscillator, 431MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB431M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率431 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【答题抽奖】了解泰克完整LED驱动测试方案 惊喜好礼等你拿!
{:1_97:}距离活动结束还有8天,还没参与的小伙伴快来参与试试啦,答题即有机会获得1此抽奖机会! 活动时间 即日起-2016年12月23日 活动流程 1.点此了解泰克LED驱动测试方案 2.点击“ ......
EEWORLD社区 测试/测量
EEWORLD大学堂----EZ-Click触控按键软件设计工具介绍
EZ-Click触控按键软件设计工具介绍:https://training.eeworld.com.cn/course/1991EZ-Click触控按键软件设计工具介绍...
chenyy 嵌入式系统
电源工程师设计全攻略:基础电路图锦集
184341 eeworldpostqq...
蓝猫淘气 电源技术
急急急!求wince下能浏览GIF动态图片的软件
在wince平台下怎么浏览gif格式图片啊,我试了好多软件怎么都解决不了呀?大家帮帮我啊 。...
qiushui007 嵌入式系统
正弦波的驱动能力
我用MCU和DA芯片,生成了一个100Hz 0~5V的正弦波,然后通过运放调整为-2.5~+2.5V的正弦波。 再用这个波形去驱动一个6Ω的自感式传感器。 问题: 当连接上这个线圈后,正常输出的正弦波变 ......
guguo2010 模拟电子
【米尔MYC-JX8MPQ评测】+ 开箱
本帖最后由 bloong 于 2022-3-15 23:18 编辑 大家好我是B龙,首先感谢eeworld、米尔给这次MYC-JX8MPQ试用机会。前一段时间研究google的edgetpu也是基于IMX8的所以这次对米尔的这款开发板很感 ......
bloong 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1049  1145  1357  1594  825  13  5  19  6  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved