电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1019M00BGR

产品描述LVPECL Output Clock Oscillator, 1019MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1019M00BGR概述

LVPECL Output Clock Oscillator, 1019MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1019M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1019 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
TXM,AD公司DSP原装开发套件在国内有代理公司吗?
AD公司DSP原装开发套件在国内有代理公司吗? 联系方式是什么,知道的TX帮帮我吧,先谢了。 ...
koko 嵌入式系统
踏踏实实做个电子人
直到现在,已经进入学校实验室有三个月了,打第一天起,算是开始了我的电子生涯,这三个月来,经历了很多,虽然没有参加今年的电子大赛,但是从协助师哥师姐们参赛的经历中学到了很多,也懂得了 ......
450678797 FPGA/CPLD
拆拆论坛送的ORICO插座
今天刚上班一大早就收到了EE送的插座:pleased:,开始还以为我在华强北买的修电脑的芯片到了 想想现在用的插座还是大一时买的公牛,感觉自已好没出息啊,一个插座用了5年了,武汉用完了还带到深 ......
石玉 聊聊、笑笑、闹闹
【新版CH554评测-DIY】6.触控台灯(功能完成)
查看之前的申请帖,发现时间显示功能未完成,因此本帖在上一贴的基础上进行改进完善 首先介绍一下触控台灯的功能: 可实现对LED灯的开关、调光控制,显示对当前按键的操作; 实时显示温湿 ......
zhang7309 单片机
【平头哥Sipeed LicheeRV 86 Panel测评】三、镜像烧写测试
本帖最后由 sonicfirr 于 2022-3-9 10:10 编辑 1、资料获取 Panel板的镜像在百度网盘中都有,适用的镜像有四个,本人都进行了烧写测试(建议准备多个TF卡,这样可以随时体验不同系 ......
sonicfirr 国产芯片交流
【DIY手机】+ xijiele
这个其实是大学毕业设计的时候做的,看到这个活动的时候有点晚了,虽然很早就能把帖子发出来的,不过毕设的时候仅实现几个简单的功能,像接打电话、收发短信、时间日期温度气压显示及设置。准备 ......
xijiele DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1870  2737  2058  961  2731  5  23  42  54  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved