电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532FA000271BG

产品描述LVDS Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

532FA000271BG概述

LVDS Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

532FA000271BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 350 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号532
安装特点SURFACE MOUNT
标称工作频率400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si532
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si532
430求购啊
怎么这么麻烦啊!430买个板子啊!...
405289282 微控制器 MCU
boa 执行时的问题
我在编译boa。在执行时和你出现的错误一样在执行时出现log.c :73 - unable to dup2 the error log :bad file descriptor 提示,你是怎么解决的帮帮我吧很急。谢谢了...
eeworld_tw 嵌入式系统
盛传TI将退出移动芯片行业、放弃OMAP处理器等消息不实,德仪微博辟谣
传闻终归是传闻,德仪微博辟谣 98494...
wstt TI技术论坛
丧心病狂第一、二弹续(验证代码篇)
在这里将第一、第二弹的BoosterPack放在一起来测试。使用这部分代码验证需要用到以下物料: MSP430系列EXP4300-G2 launchpad 2块,其中MCU型号为MSP430G2553,发送端需要焊接32768Hz晶振 Noki ......
qiushenghua 微控制器 MCU
[分享]51单片机执行指令的过程(转帖)
为了加深初学者对51单片机指令的理解,现在把指令执行的过程在此详细说明,希望对你有启发! 单片机执行程序的过程,实际上就是执行我们所编制程序的过程。即逐条指令的过程。计算机每执行一 ......
zhxin999 嵌入式系统
写给单片机学习者的一些话-杂谈(zt)
刚才看到一帖子感受颇多,遂转来,希望对单片机学习者有所启发 -------------------------------------------------------------------------------- 第一个问题,讲一下初学者到底学 ......
hxqhit 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2491  470  399  252  1759  32  2  26  52  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved