电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA611M000DGR

产品描述LVDS Output Clock Oscillator, 611MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA611M000DGR概述

LVDS Output Clock Oscillator, 611MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA611M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率611 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
连个关于DSP/BIOS的PPT
22002 22003...
firepower1 DSP 与 ARM 处理器
TI电机控制解决方案手册
TI提供全方位的电机驱动和控制解决方案,真的是很不错的一个参考设计的资料,在TI的电机控制解决方案中,针对不同的电机给出了不同的设计方案。希望的朋友可以下载看一下,对你的设计帮助会很大 ......
电容器 TI技术论坛
要毕业了,选择工作有点迷茫了,求各位前辈指点一下,嘻嘻
眨眼就要毕业了,到真正选择的时候,突然感到迷茫了。个人觉得还是比较喜欢硬件电路方面吧,感觉的不太喜欢就是纯软件的 ,还是喜欢捣鼓捣鼓电路。还望前辈们给点指点啊:handshake ...
18811707971 聊聊、笑笑、闹闹
膜电阻作为微波电路封装谐振模式抑制层
通常情况下,微波电路,特别是MMIC必须被封闭在金属封装中,以提供电路保护和电气隔离。但这个腔体可能被设计大到能够支持电路工作频率下的谐振模式。随着腔体尺寸增加,谐振模式的频率将降低, ......
fighting PCB设计
用430f5529做12864显示的测试时,对%f不能正确显示
我直接使用别人给我的工程先测试12864能不能成功显示,结果在同一块单片机上,使用同一个程序,别人烧录后,显示屏能正常显示数字“0”,而我自己烧录后,对于%f的部分就不能将数据带入,变成直 ......
多大点事er 微控制器 MCU
CCS5.1软件问题
调试过程中,出现“Debugger Initialization Error”,求大神赐教。...
mw102378 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 783  2181  1931  2405  896  48  10  52  33  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved